找回密码
 注册
关于网站域名变更的通知
查看: 207774|回复: 1392
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-9-22 21:52 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jimmy 于 2014-9-9 11:44 编辑
' X9 Y3 G# {! f' s; S/ G: `9 q1 `$ Z7 r5 X' ?
大家一起学pads!  a8 _' T1 d3 u  j# v1 n( X

5 ~5 W0 c- t, b2 a/ Y8 p3 {- E2 i互相学习,取长补短!" d# }5 A" z$ R/ i4 j4 m

. F+ N: ^6 l6 e1 ?/ M3 s* M% N大家对PADS软件使用有不明白的地方或有什么心得体会,) @& b6 |/ n; R5 x4 l  K0 e/ f

8 z) K% m6 |" `0 Q3 q* {& G* C1 a8 {本贴限pads9.5及以下版本的交流。(暂不交流PADS VX)
  V& G) H6 n& @

1 i& B) I% [/ A# K9 j. U3 n8 G! f* }# f3 L/ k$ f
欢迎跟贴!有问必答!
. g* H# {" G2 L: u) H3 T* ^! J2 F! N: P/ }1 h5 _

2 X- T* e6 e5 F  u( p7 ?
5 F8 }' A7 I# q* g. q+ ~
[ 本帖最后由 jimmy 于 2008-12-23 21:08 编辑 ]
# q* h. _; E& P  @1 g$ ~
  R; H2 U% D1 _! b) C; D/ n+ {/ q! e% Z2 m; k) X
由于此贴已过有效期,特开新贴:' D, I  Y# t- U. d- i: s

- q# ^, Q3 j$ h) y7 L, t% u2 {( N★★★ 大家一起学PADS(二) ★★★......【有问必答贴】, l* e% ~% Z" `" L( h8 s6 U- ?
https://www.eda365.com/forum.php? ... 63&fromuid=1147
4 T3 n2 _# i7 m: o6 f2 I4 a/ |
% ?# o/ m% _* b

该用户从未签到

推荐
发表于 2013-7-23 19:56 | 只看该作者
jimmy 老师是显示的是Ref.des.但没有Part type and part number

该用户从未签到

推荐
发表于 2011-11-17 21:09 | 只看该作者
gui_qu 发表于 2011-11-16 20:37 5 Z) e2 u* d3 Y, N' U
一般那些网络需要包地,那些线要等长,数据线是否都有要求四线带1 地,
2 a. S0 y) N( e0 [这方面是否有详细的理论解释?5 x3 D4 o3 Q/ b5 ]0 w* n& x
如果需 ...
6 V/ w, j4 e% {0 T6 O) w
非常谢谢jimmy回复,
5 F2 V9 r; n  _  C& A4 E& e* C
2 @2 _- Z5 s5 M3 ^6 @0 J: i1 L/ m6 F. r; h2 ~: K* A( N

* l/ O- D# {& ]另还有些疑问.请教.; @" c0 U4 H+ H
1.包地原因,主要针对易受干拢的信号 ,还是针对易产生干拢的信号?或都是两种信号都要进入包地?( ~9 v7 t+ ~  {( g4 ^! B" l: g- [
2.等长知道是时序要求才做的,但对那些线有时序要求,有时分不清,
; M  [# V  N+ q5 r" W/ F 如DDR的数据线与控制线是否要求等长?
5 E0 `+ `1 I. W. ?9 E7 {2 g5 \! `地址线与数据线是否要求等长?
  M! P! i! M" i( R或者是只要求成组的数据线等长?
. G) ~6 w# Y+ q/ m6 P" N- g/ h+ M$ V又或者只要求数据结的高8位等长,再低8位等长,高位与低位不等长?,
8 x" ^+ p! ?$ o7 y% y
& }- r/ v  ]) u/ l- v5 z另还有一重要问题,
6 A! _' P, w: r7 M通俗的说多少M频率的数据信号有时序要求,如是400M,800,还是1G.?
- m: B1 J4 O5 Y' p' x# ]7 h/ d* c8 i. \4 [0 ?+ c
一个实际的问题,如DDR数据线,最长的那根线有800MILS,但大多数线在400以内可以走通,0 G8 P% F/ N' C
如果频率是800M,这个时候,走等长好还是不走等长好?1 S0 p, E. e" C  j

# T1 _, B' b$ `/ `8 N: v另对于双DDR,或多DDR,如何等长?
, _0 U- O% c/ _$ g) e4 F: U" w0 x9 y7 [: {% S! E- Z) B
3.以前经常有听到较多数据线时,如16根时,/ h4 }, F5 m3 c; \' v, ^7 k+ q
走4根线时要走一根地线,不要16根同时走,不知道是否正确,不知道具体是如何要求的?
( x. R5 @: W( e- m/ ^
# B5 N/ J# o" p' G4 t
& y# {8 E& a6 X2 r, A9 _9 i/ b) P7 \! q) V

6 Z9 P& D( H8 k% J  ]2 F, O  S

点评

1,有空间就包吧. 2,分不清有空间的话就全部作等长. 3,双DDR或多DDR,走星形或菊花链拓扑进行等长. 4,可以16根一起走.不能一起走的话,可能这16根里面有发送和接收,所以要将发送和接收分开. 如果有具体的原理图才行  发表于 2011-11-21 11:15
貌似这些都是原理的问题,不是pads技术的问题了  发表于 2011-11-18 11:22

该用户从未签到

推荐
 楼主| 发表于 2014-11-21 10:04 | 只看该作者
yamazakiryuji 发表于 2014-11-15 20:52$ A0 W, f4 U  m3 |( _1 @
版主你好,我用的是PADS2007,在原理图拷贝时,经常会出现很多红色的小方格子(就是那种电气连接断开的标志 ...

, G: R+ d* Z6 R3 F3 F0 r+ _- x取消显示标记选项即可。% e0 B" q" D& V  P/ z

9 @' m" Z; P. c0 a
2 Z: c. q* N; w3 a6 B4 P0 k; A  @& C( r

该用户从未签到

推荐
 楼主| 发表于 2013-11-8 09:29 | 只看该作者
layout做完了,铺铜也完了,但是每次重开pcb文件的时候,铺铜(flood)的地方就镂空了,如果需要展示效果必须用Flood manager重新Flood才行。
, @8 y# h1 ~& }* {+ C3 z$ w
9 G9 Y2 v3 j. r: d2 \6 L- Y解决方法:重新打开PCB文件时,重新执行HATCH ALL就能恢复灌铜了。或者view->nets,然后关闭此对话框也可以。$ k' r, Z- j9 \. I6 D* }

! N# r: l% N5 y0 ^也可以进行设置:Tool-->Options-->hatch and flood-->勾选“ Autohatch on file load”

该用户从未签到

推荐
 楼主| 发表于 2013-10-11 14:04 | 只看该作者
xian2006 发表于 2013-10-10 16:58
% w* \- O, D, Y4 B) `比如说这个封装,那在PART上不是要加很多引脚,在设计规则的时候同网络的安全间距设置为0,这样才能通 ...
9 J' {* @7 G# m" X; n2 s; ?3 `- K
中间的散热焊盘只做一个大的就行了。
; q" e! [: C3 E% X6 F4 I6 t( i' x0 t, [8 _2 e- N, Z2 ?
另外一些小孔,在PCB设计时,选中中间的散热焊盘(通常是接地)的网络后,右键,add via.: h8 J8 R. A  S: ?
5 h2 ^5 ], e- |3 U3 R' l8 u- P  A
想加多少就加多少。可以比推荐的多加几个。

该用户从未签到

推荐
发表于 2013-4-19 16:48 | 只看该作者
有什么办法能把4层板分离看内层的电源和地层的走线和铜皮是什么样的吗?
+ j" b$ E/ i" w1 |( [我上次打了一半感觉内层短路了。

点评

另外,出光绘后也要核对一下数据是否正确,是否有开短路。  发表于 2013-4-20 13:08
单层显示分部看电源层和地层。Z *(*为某一层)  发表于 2013-4-20 13:08

该用户从未签到

推荐
 楼主| 发表于 2008-12-11 13:03 | 只看该作者
原帖由 zltwin 于 2008-12-5 11:50 发表
. C7 L8 Z9 d% q9 \由于层面比较多,想通过设置快揵键来查看各个层面,请问有没有这个设置啊

& q; W6 @% W1 Q& e
: R& n" }: G$ ~/ W9 ~Ln% {- p2 Z: N7 T8 q9 d/ N8 l

4 P1 A  K) n) x! Z2 gn是你要切换的层- D* N! K* ?( H; `1 _; z

+ ]( `, b4 S3 a; c6 |比如你要切换到第3层,请输入:L3
4 S# n7 F8 _5 n9 D/ {/ G然后回车

该用户从未签到

推荐
 楼主| 发表于 2008-10-28 21:09 | 只看该作者
原帖由 loveineda 于 2008-10-10 13:18 发表 0 Q9 p5 x0 V  \; P. \3 O
初次使用PADS,出现如图中央的问题,左边的电容和右边FPGA不能正常连接!* S/ A- V; l- t& W) j/ H' J) G5 e
可能是我的走线比FPGA的管脚要粗吧,导致在DRP模式下,出现FPGA这边用非常细的线来连接
% S" m  T. @: f1 w这个问题能在开DRC模式下解决吗,有的话,告诉我方 ...
( Y. y7 O* E( f9 g8 z3 b. V0 K- {1 k
5 U$ V" T$ b8 @5 @5 A+ |" D
那是因为你设置了安全间距不当的原因。比如你的FPGA的元件脚间距才6mil,而你的安全间距值设了10mil 或6mil以上,而又开启了DRP走线的话,当然无法连接。) N. V6 D7 }' K. F

. e. ~3 k5 R5 D9 H+ l我很少开着DRP走线。都是设置好显示栅格和设计栅格好,利用栅格的功能来进行走线。很少修线。

该用户从未签到

推荐
发表于 2008-9-23 21:43 | 只看该作者
那具体和什么走线习惯有关呢?好的习惯应该是怎样呢?# K! u  h  s; ^/ V7 m- w
我是菜鸟,希望楼主耐心指教( J+ X5 q; E; O1 b  {/ @7 _( a
  p- B% f  f" [! N& m
jimmy:
% Y' E; O/ V% B% R( d8 n/ V4 Z5 I
7 E8 D' p- P1 _/ ~比如创建元件,丝印外框统一做在all layer( [% ]1 G/ @3 k7 [1 Q

) ^% F) ]8 O4 \" y  t7 Y: T. j2d线宽不低于5mil+ ~: N* Y5 A9 l1 n# h

% F0 o: e" P6 |3 z; x* A% rTEXT等信息不添加在TOP或BOTTOM层
! \; {& Q; t% F; g4 S
$ g7 m1 G+ q$ N  c$ @等等...

' n" W- i: c. B* C: ^0 B9 S% R  h
# m6 f6 k- b" Z[ 本帖最后由 jimmy 于 2008-12-27 21:32 编辑 ]

该用户从未签到

2#
发表于 2008-9-22 23:36 | 只看该作者
PADS如果自动铺铜,铺出来的锐角怎么手动修改啊3 u0 N: S& ?, E0 c# N$ d. B4 |

- O, Z' p  t. g' yjimmy:
( F. K9 R/ g! P& ` # K* K9 i. y$ e/ _! v
这种修改起来很费时间。' k/ C1 M: ^2 i
6 ?. Q' C8 }, _# d
主要跟你的走线习惯有很大的关系。, j. l7 L- ^3 t" x
* N; F7 e. u( J9 ^5 @% g5 A
我们一直在说,良好的设计习惯很重要,可以比免很多后续优化的时间.) Y/ Z5 ^, o" d0 u2 G/ ?; `6 s
3 M6 y! N: r# N0 s; D
如果一定要修改,可以一些比较明显的锐角处,画一个keepout,或是画个copper out,: G# i' O* F! M& y0 w9 p5 L

2 b! v7 U0 m" M3 L灌铜后将之删去。

& j, `) O% N& w! r+ X6 s' H* L' ~+ W0 m. p% _. \; w
[ 本帖最后由 jimmy 于 2008-12-27 21:31 编辑 ]

该用户从未签到

3#
 楼主| 发表于 2008-9-23 20:19 | 只看该作者
本帖最后由 jimmy 于 2012-6-1 08:51 编辑 ' W* z  `) X- u
* t$ l3 w/ x2 `& N( Z) t2 U" S! m
这种修改起来很费时间。
/ v0 H8 j( a4 o
: d  n: F8 X3 [; M主要跟你的走线习惯有很大的关系。
' ^) N0 d4 W+ o9 `3 p6 V4 U7 y+ _& `& p' a' V- B/ I2 W
我们一直在说,良好的设计习惯很重要,可以避免很多后续优化的时间.
4 \% F+ |" h% Y* }, P8 ^7 k" b+ V/ C2 i; m
如果一定要修改,可以一些比较明显的锐角处,画一个keepout,或是画个copper out,
2 o- \2 Z; Q; e5 d6 _. u( i: A- i+ S6 c  M$ J# C/ C
灌铜后将之删去。

该用户从未签到

5#
发表于 2008-9-23 22:10 | 只看该作者

这种情况怎么处理啊

该用户从未签到

6#
发表于 2008-9-24 14:53 | 只看该作者
我用的是2007,别人用2005设计的板子,我用2007打开这个板子,用ORCAD10.5输出网表,再导入到这个板子中,3 A7 R6 m; {5 B; {6 D) ^
原理图中更改的地方在PCB中没有显示.为什么啊.请楼主帮忙.为什么还将EGND网络自己删除了.这不是白改原理图了吗,是2005与2007兼容性的问题吗?7 B- f9 G- c. g! _1 A
错误如下:
6 D* l% U: O) T# K5 TMixing nets EGND CN2 1 FMI CN2 1& f/ I+ d$ j+ V. J4 n
CN2.1 LA4.2 TP42.1 RF2.27 ^4 B8 b, S1 k" D$ Y& J# S
*Bad *CONNECTION* ascii data format, nets must contain more than one pin. Signal EGND; q4 a# F! j$ E0 ~
Mixing nets FMINT CF6 1 FMI RF2 1
% d( t2 Y8 t' |" ZLF4.2 P4.1 P3.1 DF1.3 CF6.1 RF2.1
) `* }# ?- l$ _7 ]! [2 M: {  B( _6 WWarning: deleting signal EGND7 G" G- |3 \9 F" u9 ~
**INPUT WARNINGS FOUND**

该用户从未签到

7#
发表于 2008-9-26 04:39 | 只看该作者
楼主开个QQ群吧

该用户从未签到

8#
发表于 2008-9-26 08:34 | 只看该作者
请问画PCB时,自建封装有哪些好处。7 A3 ^$ ~* ]1 J, @8 ]# y8 X! V- V, u2 `
因为我平时工作中都是直接用PCB图直接保存封装。

该用户从未签到

9#
发表于 2008-9-26 10:59 | 只看该作者
钻孔对问题2 g( x" P2 \. e
看到一般的PCB,都设有有限的几个钻孔对,如8层板,设1-2、2-7、7-8、1-8,可有些信号只到3层,或4、5层的,什么也要用2-7的钻孔呢?
  E! r/ V) y) |: G& |0 v还有个“地”的问题
9 @& h# x# x: P" x8 R手机中有模拟地和数字地,它们是布在同一层还有不同层?如下面的层叠方式:" Q0 `7 i" _. |2 B
TOP(RF device)-layer2-GND3-layer4(RF&High Speed&Audio)-Gnd5-layer6-layer7-Bottom1 j+ B% i" |$ E) J. j) u
TOP(LCD)-SG-GND(混合地)-SG(RF带状线)-VCC-GND(参考层)-SG-BOTTOM(RFdevice)( R+ r* f( U+ n$ q8 U
模拟和数字的地分布在哪?还有“混合地”与“参考层”地有何区别?

该用户从未签到

10#
发表于 2008-10-10 13:18 | 只看该作者
初次使用PADS,出现如图中央的问题,左边的电容和右边FPGA不能正常连接!
& A% Q3 S5 Z! x; ~& t可能是我的走线比FPGA的管脚要粗吧,导致在DRP模式下,出现FPGA这边用非常细的线来连接" A6 M! v& `9 L+ O. ^6 E
这个问题能在开DRC模式下解决吗,有的话,告诉我方法,非常感激!

怎么回事.JPG (80.89 KB, 下载次数: 78)

怎么回事.JPG

点评

关掉DRC可以,但是 你完全可以从IC管脚细点 后面粗些!  发表于 2011-11-16 18:00

该用户从未签到

11#
发表于 2008-10-22 15:02 | 只看该作者
Value值显示问题/ f- u; v. F* k. A1 y+ t+ p% ^) f0 O
最近画了一块板,线也弄完了,最后时,老板要求出图制版是显示出VALUE值来,) r6 x( d5 b0 d
我用allegro画的原理图,PADS布的线,现在板子布好了,想加进去VALUE值,却不可以;' i' O: w' v: }& U- b6 a( d. m; }
关键是我最开始导网表是没在后面加{VALUE}项,打算生成一个新的显示VALUE值的CEO比较下,
  G+ \7 Q8 w2 g& S% N结果比对后说NO DIFFERENCE,各位帮忙想个办法,能顺利解决就好,实在不行,最后出CAM图时  S3 n* k* L. C% v
只好手工添加了,希望各位能提供好的办法,谢谢!

点评

在ECO比对的时候,必须把comparison页compare only ECO registered attributes的选项勾起来。  发表于 2011-8-18 16:07

该用户从未签到

12#
发表于 2008-10-22 20:07 | 只看该作者

LOGIC 的问题

请问有尊敬的版主,我在使用LOGIC的时候,为什么不能接地??按右键选地的时候弹出一个窗口,提示:, ~# t4 H3 b4 f: L/ r
pin discrepency    decal gate<1>for gate number#<1>   1 ^. T  c4 ]- ^5 e4 ?
还有就是我画线的时候可以在线走到一半的时候双击左键悬空,而别人使用LOGIC 时又无此功能.6 ~2 X# P6 g/ J: U- I; C
为此我很是苦恼!别人说是软件本身的问题,但是我把别人做好的LOGIC文档放入我的电脑打开,上述问题又没有了,因此我怀疑是否是软件设置的问题,真诚地请教版主!

点评

在线走到一半的时候双击左键悬空,你将设置里面的allow floating connections打上勾就可以了  发表于 2011-8-23 15:06

该用户从未签到

13#
发表于 2008-10-22 20:15 | 只看该作者
原帖由 古域清流 于 2008-10-22 20:07 发表 - y( t4 y, v+ n% ]
请问有尊敬的版主,我在使用LOGIC的时候,为什么不能接地??按右键选地的时候弹出一个窗口,提示:9 [1 \7 J7 L8 P9 w# H8 O* _8 o7 s
pin discrepency    decal gatefor gate number#   / s3 N' J+ ~2 v$ B& P, Q( s
还有就是我画线的时候可以在线走到一半的时候双击左键悬空,而 ...
8 i6 c- i/ G4 j9 f& h

, ~9 O( H; T; uplease uncheck
. f0 R3 B8 ~0 i" dallow floating connections

该用户从未签到

14#
发表于 2008-10-23 01:17 | 只看该作者
对思齐:( M( R) v! ?$ y+ @$ o
1.看到一般的PCB,都设有有限的几个钻孔对,如8层板,设1-2、2-7、7-8、1-8,可有些信号只到3层,或4、5层的,什么也要用2-7的钻孔呢?
5 k! W3 V" c; z" ?8 treply:因为2-7的过孔会自动根据网络选择层,就是说你布线在每3层,过孔就连每3层,其它层则不连!" x8 _' g. a5 G% C1 D) h, e7 N

% p3 K; H  E' k$ f2.
" `( ?# j2 R2 W2 r7 h- O手机中有模拟地和数字地,它们是布在同一层还有不同层?如下面的层叠方式:
- }0 p9 d; j! d7 L1 [1 ATOP(RF device)-layer2-GND3-layer4(RF&High Speed&Audio)-Gnd5-layer6-layer7-Bottom  TOP(LCD)-SG-GND(混合地)-SG(RF带状线)-VCC-GND(参考层)-SG-BOTTOM(RFdevice)模拟和数字的地分布在哪?还有“混合地”与“参考层”地有何区别?8 u; Q) y) O2 S/ f6 ^
reply:初涉手机,这个不太清楚,不过以我的理解,由于手机比较复杂,数字模拟区难以区分,通过都不作特别的数字模拟分开处理啦,但是对高频部分都会隔离开来!至于混合地当然是数模地混合啦,而参考地层是作为射频线,音频线的参考层,因为这个层完整性较好

该用户从未签到

15#
发表于 2008-10-27 15:58 | 只看该作者
求助:网表问题% \' h& H( I1 M! v" b
重新装了下电脑结果,输出网表时提示      : 5 q" ?1 p. f0 a# C1 ], J' ~
Design Name: D:\资料\复件 FINAL.DSN- r6 l  m$ ?! W! {6 r: t
[FMT0012] Can't open first output file
$ X5 b' M( c2 ]/ t$ ~/ W& J7 ~6 p#各位碰到过没有,帮忙啊,先谢谢拉!
# [# ?. T( o" @. W: _
- i& O3 {* a! f6 T( a0 @斑竹救命
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 08:33 , Processed in 0.203125 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表