|
求高手帮忙
我在处理DDR的时候,由于是用ORCAD生成的,所以在pin pair中有一些不能满足要求,例如:
t V' e) B! T/ c | DDR IC1 |
4 J, p) a- ^9 H3 x- e/ S2 c4 q8 O R, Ysource(ADD0)--> | DDR IC2 | Pull up(1.25V)
% U; Y Q* k" H5 ?8 S6 i3 s. `, y/ O | DDR IC3 |' l B6 ^0 i5 j6 V9 |
| DDR IC4 |1 G; L1 a4 r1 C1 l( I, O% i
即:ADD0上拉,ADD0至DDR IC 1/2/3/4等长,但是在Pin pair中出现的是:ADD0-->DDR IC1 DDRIC1-->DDRIC2 DDRIC2-->DDRIC3 ADDO-->DDR IC4 DDR IC2-->+1.25v.是不是我必须得到ECO下一个个的更改 Pin pair呢?即改成:ADD0-->DDR IC1 ADD0-->DDR IC2 ADD0-->DDR IC3 ADD0-->DDR IC4 ADD0-->+1.25V,然后设定布线规则。着急啊
. D: E0 H; P, ~8 j- j, H/ I
; F* ]0 _+ Q9 @回复:9 o# Z: Q: }1 a7 A! |* V0 @
你的pin pair有点怪,你能否将这部份的原理图截图上来呢/! L# F. U& Q' [5 o% B( n7 ~- k' b
7 F+ O% T! E2 J+ t
如果你的网表就是ADD0-->DDR IC1 DDRIC1-->DDRIC2 DDRIC2-->DDRIC3 ADDO-->DDR IC4 DDR IC2-->+1.25v,; N5 i/ v* e2 s; z7 j( o+ b- T Y
0 }5 U& L+ O( |
是不允许改ECO的,那样会改变了整个的连接关系.
4 }8 {9 i5 ?4 v! u0 y: K; G% J9 A8 U! k0 W& L+ l$ A3 ~- w
建议你把这部份的图纸发图上来.
' j* p( e( D3 x$ B8 H/ J8 @. X3 O5 C6 [
[ 本帖最后由 jimmy 于 2008-12-23 21:04 编辑 ] |
|