|
|
求高手帮忙
我在处理DDR的时候,由于是用ORCAD生成的,所以在pin pair中有一些不能满足要求,例如:
, x; B7 O' M7 I" R/ D | DDR IC1 |# E9 ?$ S: F' W* j. n6 B
source(ADD0)--> | DDR IC2 | Pull up(1.25V)
+ U3 g; ]3 J7 v& ?9 ]' [4 w" x w | DDR IC3 |
: v! }8 B/ O4 D& |/ n* u | DDR IC4 |
. ?% h* ? x* n) j$ p/ J" H即:ADD0上拉,ADD0至DDR IC 1/2/3/4等长,但是在Pin pair中出现的是:ADD0-->DDR IC1 DDRIC1-->DDRIC2 DDRIC2-->DDRIC3 ADDO-->DDR IC4 DDR IC2-->+1.25v.是不是我必须得到ECO下一个个的更改 Pin pair呢?即改成:ADD0-->DDR IC1 ADD0-->DDR IC2 ADD0-->DDR IC3 ADD0-->DDR IC4 ADD0-->+1.25V,然后设定布线规则。着急啊
& }( U, y' A, |( @8 H% @( ]) C8 n( A& v2 a$ e' f
回复:& e5 `& J s( W: @, k& k
你的pin pair有点怪,你能否将这部份的原理图截图上来呢/
: u' v% f# n& N7 d, f4 d. d) X( u% k$ b: X% W' l
如果你的网表就是ADD0-->DDR IC1 DDRIC1-->DDRIC2 DDRIC2-->DDRIC3 ADDO-->DDR IC4 DDR IC2-->+1.25v,
! w O9 @ C7 U, t8 ~6 J* k) M6 ?0 {# |0 G4 |! d$ X+ u! k( a+ b3 m/ t; T
是不允许改ECO的,那样会改变了整个的连接关系.7 d7 O( I6 F t8 {; \
* ?6 @; i+ |$ ]1 b% T建议你把这部份的图纸发图上来.+ q7 v' D; e1 F; S! X- J
/ b1 j' L2 x' S: [1 b[ 本帖最后由 jimmy 于 2008-12-23 21:04 编辑 ] |
|