|
求高手帮忙
我在处理DDR的时候,由于是用ORCAD生成的,所以在pin pair中有一些不能满足要求,例如:( Y9 P& M9 f; u; W+ h; r
| DDR IC1 |
" E5 H. w- B' f* I1 Ksource(ADD0)--> | DDR IC2 | Pull up(1.25V). P7 r* D9 l- D3 c3 c# a
| DDR IC3 |
% [8 Y5 d7 Z/ h6 W | DDR IC4 |# H2 Q3 Z# F8 d
即:ADD0上拉,ADD0至DDR IC 1/2/3/4等长,但是在Pin pair中出现的是:ADD0-->DDR IC1 DDRIC1-->DDRIC2 DDRIC2-->DDRIC3 ADDO-->DDR IC4 DDR IC2-->+1.25v.是不是我必须得到ECO下一个个的更改 Pin pair呢?即改成:ADD0-->DDR IC1 ADD0-->DDR IC2 ADD0-->DDR IC3 ADD0-->DDR IC4 ADD0-->+1.25V,然后设定布线规则。着急啊3 v3 t$ n2 v& s0 R
y0 F, p& @0 S, f+ M R
回复:7 \" }! c- u N1 \
你的pin pair有点怪,你能否将这部份的原理图截图上来呢/
! ?7 B% w6 ?! l. ]6 Y4 S# J. W( U7 h# O1 B& q/ i
如果你的网表就是ADD0-->DDR IC1 DDRIC1-->DDRIC2 DDRIC2-->DDRIC3 ADDO-->DDR IC4 DDR IC2-->+1.25v,
4 O9 j$ p' I" ^0 w O- A6 k( S
+ S* r" Q, F6 b是不允许改ECO的,那样会改变了整个的连接关系.
, ]0 ~5 a+ b! w( s9 P: P$ t+ B5 o8 @5 s
建议你把这部份的图纸发图上来.) r/ ]- m% K8 S4 b9 o
7 ^7 x% I# i! W6 N3 @: T
[ 本帖最后由 jimmy 于 2008-12-23 21:04 编辑 ] |
|