找回密码
 注册
关于网站域名变更的通知
查看: 207813|回复: 1392
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-9-22 21:52 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jimmy 于 2014-9-9 11:44 编辑
5 V9 y$ R% f6 j! b- Y5 A& A" U* y+ g. \2 Q  L7 Y2 {
大家一起学pads!
/ P5 \8 E7 c) w6 j: }+ h3 n7 u9 r2 |9 l0 |4 b
互相学习,取长补短!) v$ u4 q# r7 c" Z

, n( e. E/ ~% {2 l' Y大家对PADS软件使用有不明白的地方或有什么心得体会,* V0 K3 J* V* R! ^" b
+ ]9 H8 x- C$ _9 |, U$ p8 z' D9 `
本贴限pads9.5及以下版本的交流。(暂不交流PADS VX)
7 O+ l+ E7 C. T4 ^" f. h, l

- X& [; m( v7 j1 a
# P4 N; |  g% d& R5 w  y2 _欢迎跟贴!有问必答!
. b; ^, Z. F6 z% N' c0 @. F; {$ M: L- @- \/ ?, }' {3 l' K

! m3 e& g" m, g2 T6 _5 d1 p
* q* _' L4 W7 a& f! P& p
[ 本帖最后由 jimmy 于 2008-12-23 21:08 编辑 ]
3 _: x, U8 {7 y& X! h$ |3 z7 ~9 N5 G  d: E4 G) X

" c7 Z6 f$ y& }由于此贴已过有效期,特开新贴:" Z: c0 L% s. Z% d% H* V
3 B  t# t( V  |0 x: @. N( |7 d
★★★ 大家一起学PADS(二) ★★★......【有问必答贴】
7 m' T! s1 Z+ H. Jhttps://www.eda365.com/forum.php? ... 63&fromuid=11473 j: i1 D; ?& Y- {: f

2 _4 t+ A/ G: ]2 ^/ i3 {" U$ [5 Z7 ]3 A

该用户从未签到

推荐
发表于 2013-7-23 19:56 | 只看该作者
jimmy 老师是显示的是Ref.des.但没有Part type and part number

该用户从未签到

推荐
发表于 2011-11-17 21:09 | 只看该作者
gui_qu 发表于 2011-11-16 20:37 ' L: u, I9 _9 u
一般那些网络需要包地,那些线要等长,数据线是否都有要求四线带1 地,) G# L2 Q8 y7 n9 X. h' t% x
这方面是否有详细的理论解释?
/ G/ j" o; j8 l$ ~如果需 ...

! @2 w8 i9 Y! N8 p非常谢谢jimmy回复,- J8 c* a+ |/ O& _+ s
8 G8 c6 F, _0 x+ g
1 J) Z/ _' n2 X) O
9 a, ~8 K$ v+ k7 `* V* E) T/ S/ `6 G/ F
另还有些疑问.请教.5 z) c  e6 c, m# [* ^* `1 {
1.包地原因,主要针对易受干拢的信号 ,还是针对易产生干拢的信号?或都是两种信号都要进入包地?: M& c* c( w4 v9 x( d5 i7 E8 b
2.等长知道是时序要求才做的,但对那些线有时序要求,有时分不清,( Q3 s* `# r/ Z3 \
如DDR的数据线与控制线是否要求等长?3 p7 C! {+ T4 H4 a1 ]+ ~' a, C
地址线与数据线是否要求等长?
* [* r4 C/ L$ o3 L或者是只要求成组的数据线等长?, o9 U4 T" Y. s# P9 c& K
又或者只要求数据结的高8位等长,再低8位等长,高位与低位不等长?,  M; C. l, u" [+ b4 g

+ f, O# p# _: m另还有一重要问题,! T3 C$ T- R/ R7 I0 P4 u
通俗的说多少M频率的数据信号有时序要求,如是400M,800,还是1G.?
* ?& ?; b& Y) b4 j. l
* m  I- Q" l1 C; b一个实际的问题,如DDR数据线,最长的那根线有800MILS,但大多数线在400以内可以走通,
3 I! `# S' b4 e; R% x8 j2 F1 b如果频率是800M,这个时候,走等长好还是不走等长好?
4 j% S: C3 G: a5 }- b
5 h4 t5 o# u3 r$ P! C: J2 q7 K另对于双DDR,或多DDR,如何等长?
+ Y" `" S& P. W1 x: [5 G8 f- p9 d5 J2 R$ k' P
3.以前经常有听到较多数据线时,如16根时,8 b, u1 v" s* x  v1 Q, t% r, ^1 f
走4根线时要走一根地线,不要16根同时走,不知道是否正确,不知道具体是如何要求的?
! q5 I0 o8 r+ d- S% j7 y1 F* ?
% q7 r; M: @, z* ^  J
2 n$ Q9 U6 S3 W6 P2 Z" f4 T* d* J
8 L9 X  T0 R# d/ `( Z0 Q! i6 p  _$ R- |8 R# P. g# y

点评

1,有空间就包吧. 2,分不清有空间的话就全部作等长. 3,双DDR或多DDR,走星形或菊花链拓扑进行等长. 4,可以16根一起走.不能一起走的话,可能这16根里面有发送和接收,所以要将发送和接收分开. 如果有具体的原理图才行  发表于 2011-11-21 11:15
貌似这些都是原理的问题,不是pads技术的问题了  发表于 2011-11-18 11:22

该用户从未签到

推荐
 楼主| 发表于 2014-11-21 10:04 | 只看该作者
yamazakiryuji 发表于 2014-11-15 20:527 L0 {: N! C# Z5 _
版主你好,我用的是PADS2007,在原理图拷贝时,经常会出现很多红色的小方格子(就是那种电气连接断开的标志 ...

& x  `5 M" y4 h8 X/ S" d取消显示标记选项即可。  ]+ e3 @" Q6 {0 q, A/ I! f

; Z& Q% `/ O8 H+ p$ O2 ~3 p6 h
$ W5 }$ y+ D3 ~/ |

该用户从未签到

推荐
 楼主| 发表于 2013-11-8 09:29 | 只看该作者
layout做完了,铺铜也完了,但是每次重开pcb文件的时候,铺铜(flood)的地方就镂空了,如果需要展示效果必须用Flood manager重新Flood才行。
, }: ]  U* q4 O+ v  A6 ?
9 L0 Q; U, ]0 _2 {解决方法:重新打开PCB文件时,重新执行HATCH ALL就能恢复灌铜了。或者view->nets,然后关闭此对话框也可以。6 J  \1 Y2 z& F3 ^

; [8 e, p9 f+ |4 `0 i也可以进行设置:Tool-->Options-->hatch and flood-->勾选“ Autohatch on file load”

该用户从未签到

推荐
 楼主| 发表于 2013-10-11 14:04 | 只看该作者
xian2006 发表于 2013-10-10 16:584 C& @% F) B) t) l+ O8 ?: @9 \5 U# R
比如说这个封装,那在PART上不是要加很多引脚,在设计规则的时候同网络的安全间距设置为0,这样才能通 ...
9 \0 W# b2 v/ d  B( N8 l( t( g
中间的散热焊盘只做一个大的就行了。5 L5 W2 D# S/ X7 B7 q

; n8 n: E* z% }. R另外一些小孔,在PCB设计时,选中中间的散热焊盘(通常是接地)的网络后,右键,add via.
: A, P6 f* U4 s
+ U8 z4 Z7 }$ o& u( H6 k8 J想加多少就加多少。可以比推荐的多加几个。

该用户从未签到

推荐
发表于 2013-4-19 16:48 | 只看该作者
有什么办法能把4层板分离看内层的电源和地层的走线和铜皮是什么样的吗?' c2 F! u! z% B$ y$ J- U% [! C& q
我上次打了一半感觉内层短路了。

点评

另外,出光绘后也要核对一下数据是否正确,是否有开短路。  发表于 2013-4-20 13:08
单层显示分部看电源层和地层。Z *(*为某一层)  发表于 2013-4-20 13:08

该用户从未签到

推荐
 楼主| 发表于 2008-12-11 13:03 | 只看该作者
原帖由 zltwin 于 2008-12-5 11:50 发表
4 j7 B7 b2 P% k5 T" {( F& [由于层面比较多,想通过设置快揵键来查看各个层面,请问有没有这个设置啊
! K6 m! G4 }+ [- f" \3 o+ s  O) f

; `+ L+ o  }5 ?  d5 R: n7 P- zLn
+ P, N. E/ L% {. b+ i; Z  M* ^; R9 E- K1 |0 S) L  Q  L9 T- W5 Q
n是你要切换的层8 o: w3 _! {6 F. ~
# d% Z- G0 y7 u1 f5 x
比如你要切换到第3层,请输入:L3
8 u, `" _; O% y. }" M然后回车

该用户从未签到

推荐
 楼主| 发表于 2008-10-28 21:09 | 只看该作者
原帖由 loveineda 于 2008-10-10 13:18 发表
: w  A7 q- i8 m2 c初次使用PADS,出现如图中央的问题,左边的电容和右边FPGA不能正常连接!
1 s" ~! x5 d' ]5 s3 a可能是我的走线比FPGA的管脚要粗吧,导致在DRP模式下,出现FPGA这边用非常细的线来连接% Y! v& ~' o+ u! O
这个问题能在开DRC模式下解决吗,有的话,告诉我方 ...
; N; s7 z1 a# a6 [8 k+ a
  A; K. J, J$ }& @
那是因为你设置了安全间距不当的原因。比如你的FPGA的元件脚间距才6mil,而你的安全间距值设了10mil 或6mil以上,而又开启了DRP走线的话,当然无法连接。
! K# S* X& ]0 S! a
, r8 \0 Q" r) s+ X5 b我很少开着DRP走线。都是设置好显示栅格和设计栅格好,利用栅格的功能来进行走线。很少修线。

该用户从未签到

推荐
发表于 2008-9-23 21:43 | 只看该作者
那具体和什么走线习惯有关呢?好的习惯应该是怎样呢?8 Q1 y5 P2 \7 D2 R8 J" O
我是菜鸟,希望楼主耐心指教
9 I9 o: x1 m  y
; B) `, C7 H4 T$ M" [( gjimmy:, t- S- Z& S1 ^( _, z+ Y
9 O9 V; K! R9 {
比如创建元件,丝印外框统一做在all layer+ e8 ?9 u" z. F9 M
7 l& \6 X$ E1 B8 z! _: e8 l
2d线宽不低于5mil& P# }3 v+ l# \: h, y3 `
1 l6 K8 v* v4 H5 o* q* l7 K
TEXT等信息不添加在TOP或BOTTOM层5 w$ X3 _' C2 W$ _. B, X# h

" Q, H$ g+ i2 K* m: e等等...

) b8 p; w0 O  u: V
. j& J2 h0 Y3 Z" c[ 本帖最后由 jimmy 于 2008-12-27 21:32 编辑 ]

该用户从未签到

2#
发表于 2008-9-22 23:36 | 只看该作者
PADS如果自动铺铜,铺出来的锐角怎么手动修改啊
( g$ P  V1 N3 t4 C
5 n  o. I% j& A* c+ o' K; Vjimmy:$ p9 T# y! E2 f. R- _& _2 X; ]

- f0 k- r. Q+ I& j( x' Q这种修改起来很费时间。) X/ O! N# w+ v5 b
4 W; ^. V: ~; V
主要跟你的走线习惯有很大的关系。& O# W8 Y8 N- p5 @5 _" K
5 K! u' k- S1 n  a
我们一直在说,良好的设计习惯很重要,可以比免很多后续优化的时间.+ _  s% b- u& k
! r, z! |! z, K4 m2 |! P
如果一定要修改,可以一些比较明显的锐角处,画一个keepout,或是画个copper out,- v  `4 A3 k1 V

6 J6 I% N0 s8 K% e$ Q+ b8 H灌铜后将之删去。
6 c0 V0 f) K; g. ~. o
4 \" q. M$ ~; a2 W$ c! Z1 B5 A
[ 本帖最后由 jimmy 于 2008-12-27 21:31 编辑 ]

该用户从未签到

3#
 楼主| 发表于 2008-9-23 20:19 | 只看该作者
本帖最后由 jimmy 于 2012-6-1 08:51 编辑
' j9 I4 O9 B8 p0 Z" h( ~4 q; r5 r" `" O3 v$ S
这种修改起来很费时间。
4 O6 Z# o; G: Z4 z* a
/ r/ w% l6 Q# m' |, K' G$ T主要跟你的走线习惯有很大的关系。1 {8 m- m3 r" J

$ h+ s5 e! J) ^5 [9 k7 o# ~我们一直在说,良好的设计习惯很重要,可以避免很多后续优化的时间.7 f: ]- J4 `. d3 z) Y

5 x' v  Y9 k& F5 v! o8 I$ x; m如果一定要修改,可以一些比较明显的锐角处,画一个keepout,或是画个copper out,
) x" a2 j3 \; s/ O5 s) {
- U0 b% r3 T# l1 c灌铜后将之删去。

该用户从未签到

5#
发表于 2008-9-23 22:10 | 只看该作者

这种情况怎么处理啊

该用户从未签到

6#
发表于 2008-9-24 14:53 | 只看该作者
我用的是2007,别人用2005设计的板子,我用2007打开这个板子,用ORCAD10.5输出网表,再导入到这个板子中,
# }9 @2 D4 C% Y3 n  l原理图中更改的地方在PCB中没有显示.为什么啊.请楼主帮忙.为什么还将EGND网络自己删除了.这不是白改原理图了吗,是2005与2007兼容性的问题吗?: D, p/ O# q3 {2 ~; u6 w
错误如下:
% B% E5 c. j" g0 A0 f% sMixing nets EGND CN2 1 FMI CN2 1
+ }6 a) U0 `) u0 n+ O2 J4 ~6 e% UCN2.1 LA4.2 TP42.1 RF2.2. L: N- _9 J3 `( t( R8 e
*Bad *CONNECTION* ascii data format, nets must contain more than one pin. Signal EGND0 t* f. o, ~4 w. M/ ^4 P4 \" C& T
Mixing nets FMINT CF6 1 FMI RF2 1
" J$ C+ a8 r( \! m# Q, d& gLF4.2 P4.1 P3.1 DF1.3 CF6.1 RF2.1
/ h7 J  R4 l0 A) U/ I) ]: A$ yWarning: deleting signal EGND8 I: s2 C( }9 \  o
**INPUT WARNINGS FOUND**

该用户从未签到

7#
发表于 2008-9-26 04:39 | 只看该作者
楼主开个QQ群吧

该用户从未签到

8#
发表于 2008-9-26 08:34 | 只看该作者
请问画PCB时,自建封装有哪些好处。4 ]- {) S6 x7 r, Q0 v
因为我平时工作中都是直接用PCB图直接保存封装。

该用户从未签到

9#
发表于 2008-9-26 10:59 | 只看该作者
钻孔对问题
4 O) U+ b0 Q+ Z2 y0 |看到一般的PCB,都设有有限的几个钻孔对,如8层板,设1-2、2-7、7-8、1-8,可有些信号只到3层,或4、5层的,什么也要用2-7的钻孔呢?# `  o4 P" g' B/ D3 k2 U7 e, [
还有个“地”的问题
% P7 ]$ ]8 u3 [, P) A4 p手机中有模拟地和数字地,它们是布在同一层还有不同层?如下面的层叠方式:
$ ?- j3 @( a* y, l6 ], _TOP(RF device)-layer2-GND3-layer4(RF&High Speed&Audio)-Gnd5-layer6-layer7-Bottom
* i7 I# e" |1 o, g" \TOP(LCD)-SG-GND(混合地)-SG(RF带状线)-VCC-GND(参考层)-SG-BOTTOM(RFdevice)
) J3 X! X& A  X0 E$ L( O模拟和数字的地分布在哪?还有“混合地”与“参考层”地有何区别?

该用户从未签到

10#
发表于 2008-10-10 13:18 | 只看该作者
初次使用PADS,出现如图中央的问题,左边的电容和右边FPGA不能正常连接!
* B: i& Z7 j9 S可能是我的走线比FPGA的管脚要粗吧,导致在DRP模式下,出现FPGA这边用非常细的线来连接9 ]0 ]  b2 K# l( c% }+ v' o
这个问题能在开DRC模式下解决吗,有的话,告诉我方法,非常感激!

怎么回事.JPG (80.89 KB, 下载次数: 80)

怎么回事.JPG

点评

关掉DRC可以,但是 你完全可以从IC管脚细点 后面粗些!  发表于 2011-11-16 18:00

该用户从未签到

11#
发表于 2008-10-22 15:02 | 只看该作者
Value值显示问题
. _1 a1 t# {! g8 K0 S& s4 {; |最近画了一块板,线也弄完了,最后时,老板要求出图制版是显示出VALUE值来,/ J- q4 r% c& O% V. L% @
我用allegro画的原理图,PADS布的线,现在板子布好了,想加进去VALUE值,却不可以;# i- C. O' e8 M# V8 b& t# @
关键是我最开始导网表是没在后面加{VALUE}项,打算生成一个新的显示VALUE值的CEO比较下,
* _3 I2 t) g4 s+ }+ o$ m+ N结果比对后说NO DIFFERENCE,各位帮忙想个办法,能顺利解决就好,实在不行,最后出CAM图时7 |& v" ^' \/ U' p3 c! i2 V7 q
只好手工添加了,希望各位能提供好的办法,谢谢!

点评

在ECO比对的时候,必须把comparison页compare only ECO registered attributes的选项勾起来。  发表于 2011-8-18 16:07

该用户从未签到

12#
发表于 2008-10-22 20:07 | 只看该作者

LOGIC 的问题

请问有尊敬的版主,我在使用LOGIC的时候,为什么不能接地??按右键选地的时候弹出一个窗口,提示:
5 S# o: M+ |. J! T/ l" g  N! P1 f+ `3 ]pin discrepency    decal gate<1>for gate number#<1>   
: f1 W6 S/ p: Q7 P还有就是我画线的时候可以在线走到一半的时候双击左键悬空,而别人使用LOGIC 时又无此功能.
, ?4 }8 P# L; j, R为此我很是苦恼!别人说是软件本身的问题,但是我把别人做好的LOGIC文档放入我的电脑打开,上述问题又没有了,因此我怀疑是否是软件设置的问题,真诚地请教版主!

点评

在线走到一半的时候双击左键悬空,你将设置里面的allow floating connections打上勾就可以了  发表于 2011-8-23 15:06

该用户从未签到

13#
发表于 2008-10-22 20:15 | 只看该作者
原帖由 古域清流 于 2008-10-22 20:07 发表
$ r) u1 F" t, I( K: U$ |! N2 a请问有尊敬的版主,我在使用LOGIC的时候,为什么不能接地??按右键选地的时候弹出一个窗口,提示:% r4 E2 @" T' T: U
pin discrepency    decal gatefor gate number#   
+ U+ ~) \) p; g" M! C' g还有就是我画线的时候可以在线走到一半的时候双击左键悬空,而 ...
/ T4 F  i( U: O9 f& p" \! v

) a, g+ ?8 A& p! K" ]4 vplease uncheck
, F* j" Y7 U6 G9 k+ |# y- W$ |allow floating connections

该用户从未签到

14#
发表于 2008-10-23 01:17 | 只看该作者
对思齐:
) u$ ]* H9 S, X( f3 E1.看到一般的PCB,都设有有限的几个钻孔对,如8层板,设1-2、2-7、7-8、1-8,可有些信号只到3层,或4、5层的,什么也要用2-7的钻孔呢?9 J: l6 }$ H" n; Q1 R, F
reply:因为2-7的过孔会自动根据网络选择层,就是说你布线在每3层,过孔就连每3层,其它层则不连!
; w( W9 ]; _, a" |4 j6 [' B1 c( r0 }  |" S5 m. l
2., B, u$ I6 D& V  Y
手机中有模拟地和数字地,它们是布在同一层还有不同层?如下面的层叠方式:# `7 J( i, c8 c, ]' n/ j) y
TOP(RF device)-layer2-GND3-layer4(RF&High Speed&Audio)-Gnd5-layer6-layer7-Bottom  TOP(LCD)-SG-GND(混合地)-SG(RF带状线)-VCC-GND(参考层)-SG-BOTTOM(RFdevice)模拟和数字的地分布在哪?还有“混合地”与“参考层”地有何区别?
1 ~4 a' y; K: p9 ^  @reply:初涉手机,这个不太清楚,不过以我的理解,由于手机比较复杂,数字模拟区难以区分,通过都不作特别的数字模拟分开处理啦,但是对高频部分都会隔离开来!至于混合地当然是数模地混合啦,而参考地层是作为射频线,音频线的参考层,因为这个层完整性较好

该用户从未签到

15#
发表于 2008-10-27 15:58 | 只看该作者
求助:网表问题
2 r* S% r" ]+ O' K: M" g7 w5 k: ]重新装了下电脑结果,输出网表时提示      :
+ }; E! S4 S9 n7 _6 n6 X. Y# P0 mDesign Name: D:\资料\复件 FINAL.DSN
  _5 C# S4 b! H2 _5 I[FMT0012] Can't open first output file; }. |, V9 B% A3 b
#各位碰到过没有,帮忙啊,先谢谢拉!
3 C* _" |9 U3 H2 @+ o) P- c% [* |0 O. P" X2 f$ |6 h! x/ C. y" y, p: a
斑竹救命
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-26 10:12 , Processed in 0.218750 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表