找回密码
 注册
关于网站域名变更的通知
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

该用户从未签到

1036#
发表于 2015-4-22 17:59 | 只看该作者
像这样的布局方式,就涉及到EMC吗?所有的地在后期通过一个比较窄的通道连接EMC性能就比较好吗?比较窄的通道哪里电阻不就加大了吗?感觉不到这样做的好处是什么,能详细解释一下吗,谢谢啦?或者有解释这种情况的资料给个链接,

EMC.png (133.73 KB, 下载次数: )

EMC.png

点评

这种是数模混合电路经常使用的接地方法。 保证每个电路模块的电路和地是独立的,最好再通过单点接地,相互不影响。 图示是正确的方法。  详情 回复 发表于 2015-4-23 09:39

该用户从未签到

1037#
 楼主| 发表于 2015-4-23 09:39 | 只看该作者
byetry 发表于 2015-4-22 17:59
5 @' D5 m4 E4 e; `% H8 J5 ~像这样的布局方式,就涉及到EMC吗?所有的地在后期通过一个比较窄的通道连接EMC性能就比较好吗?比较窄的通 ...

' Y' O/ m1 ?/ G8 H8 y' F% y这种是数模混合电路经常使用的接地方法。5 t" Y% z) I3 r' A1 b6 i: F. T

9 b. Q( |$ K/ l# V- w% j1 \$ k保证每个电路模块的电路和地是独立的,最好再通过单点接地,相互不影响。
, C  ?% d+ R$ _% X
( C9 M9 ~" a8 w图示是正确的方法。7 N- Z/ V2 g, ?2 Z! y, y2 m+ U3 P

该用户从未签到

1038#
 楼主| 发表于 2015-4-23 09:48 | 只看该作者
lht-tz 发表于 2015-4-13 10:31
$ E/ O4 D- X- B& ~* Q" N# V6 d大师你好!3 D: w, D. B) t5 X/ m: h; a
最近发现有些板在ROUTER的时候飞线十分粗壮,影响视线不知道在哪里调回细小的呢?LAYOUT是正常 ...
* J5 f7 |8 L' ]7 ]4 C6 j

7 |/ R5 e4 G3 n5 W  N, M* y7 h

该用户从未签到

1039#
发表于 2015-4-25 07:34 | 只看该作者
请教一下DDR地址线问题  b" s( _: J1 M$ M6 X$ c* \, a
1、有的DDR末端不需要接电阻
/ X" _* V, `5 b5 ]2、有的末端串接电阻再串电容下地
% y, p; K$ A# g/ b2 N3、还有的末端串电阻 然后接REF。REF电容下地
5 J- f# g' x( w) b; B/ V他们有什么区别

该用户从未签到

1040#
发表于 2015-4-29 11:42 | 只看该作者
Jimmy,* Z/ Z9 Y' M$ R$ y
我在dxdatabook中定义了元件的一些属性 比如 MANUFACTURER ,MANUFACTURER  PN  这样的属性,已经在原理图的属性当中显示出来。
1 \0 `; x- q) E) u1 m9 j/ q( d- ^# I: y3 p% @; E) t
在导出BOM 时  用tools--part lister   在字段对应的property 中找不到 MANUFACTURER  
1 F5 L' T. ?8 z' ?& J& h/ J$ `$ e
+ ?; @  A+ \" V' d/ z7 u: c& J请教 如何出BOM 才能把在DATABOOK中定义的属性输出来
  f% y( k' o; q. x* d2 b4 R
- Z! X9 t" ^* U! U& S

点评

支持!: 5.0
支持!: 5
你是用的PADS还是mentor EE的dxdatasheet?  发表于 2015-5-14 15:56

该用户从未签到

1041#
发表于 2015-5-11 17:14 | 只看该作者
大师能教一下,怎么样来读懂芯片的datasheet吗?有哪些信息是需要重点关注的?

点评

如果针对pcb工程师的话,以下几个信息是必须要看懂的: 1,主要信号的管脚功能 2,对接地方式的要求 3,散热的要求 4,滤波及平面的处理 5,封装尺寸以及元器件高度 6,三面视图  详情 回复 发表于 2015-5-14 16:00

该用户从未签到

1042#
发表于 2015-5-12 01:16 | 只看该作者
mark,学习使用PADS中

该用户从未签到

1043#
 楼主| 发表于 2015-5-14 16:00 | 只看该作者
慕小北 发表于 2015-5-11 17:14
2 J. P8 d: E% l大师能教一下,怎么样来读懂芯片的datasheet吗?有哪些信息是需要重点关注的?
) P& x& J- L. s! B% ^, W. f0 g
如果针对pcb工程师的话,以下几个信息是必须要看懂的:
9 A6 R6 ^2 D" r! \' w" ]# x
) A$ I5 W! ?! ]' m, [1,主要信号的管脚功能6 u5 f' G# e# M6 d+ R+ b1 t. `

7 i0 }; P. l& {# N2,对接地方式的要求
9 k  v  n) J5 o; W7 Q* x
1 y2 {: O, v- [) i9 Q$ N/ s' t3,散热的要求
& N* L& B0 @/ Z) Q3 C
1 i) Q+ D/ A  Z) V4,滤波及平面的处理( j% l5 M( O# H0 s2 C+ P7 v
  y- {8 B; \6 @  C. n: r+ ?  r
5,封装尺寸以及元器件高度/ D  K: z1 O" ~2 C6 \; s

8 X6 v4 \# \* }( _9 o6,三面视图
, f. f; J, n. s4 f  L) w

该用户从未签到

1044#
发表于 2015-5-14 20:29 | 只看该作者
最近需要用pads进行大规模FPGA设计,请问版主,i/o-designer和pads兼容吗?还是说只能兼容Expedition?

点评

支持!: 5.0
支持!: 5
只兼容EE  发表于 2015-8-7 09:00

该用户从未签到

1045#
发表于 2015-5-15 11:55 | 只看该作者
本帖最后由 sunniesun99 于 2015-5-15 11:57 编辑
, ]$ w  Q' q8 x
sunniesun99 发表于 2015-4-29 11:428 T! e$ Y/ P$ h! c* O+ B6 k
Jimmy,  O) m. f5 x9 q6 D3 M/ K1 o+ H; j5 q! L
我在dxdatabook中定义了元件的一些属性 比如 MANUFACTURER ,MANUFACTURER  PN  这样的属性,已经在 ...
jimmy支持!: 5
0 N* I$ H- d4 e2 g+ ]3 `4 J# g6 ?你是用的PADS还是mentor EE的dxdatasheet? " f+ A8 x+ }& t

" x4 {9 l2 l3 m& j0 d! n- r" N/ {8 z- ?" n- p, r
是用的PADS 里的DXdesigner  DXDATABOOK7 x$ m% T. _" U4 ~
我看到别人建议在 library manager 里设置  但是我的PADS 只有一个LIBRARY STUDIO,好像功能和 library manager  有差距 ( v: x+ v( l; t& D

" [# Z1 {0 v+ Z( N+ D0 |3 j$ u9 v所以如果是 PADS 的 dxdatabook  请问怎么设置: Q3 v, m6 L3 a" m3 f
5 Z1 H3 F$ s% O9 N5 N

点评

支持!: 5.0
支持!: 5
您好,我没有使用过PADS 的DXDATABOOK。PADS的元件库管理非常方便和简单。DXdatabook于EE会更合适  发表于 2015-8-7 09:01

该用户从未签到

1046#
发表于 2015-5-26 11:05 | 只看该作者
本帖最后由 jimmy 于 2015-8-7 09:02 编辑
  [1 ?: \4 }* i
# }8 \; Z5 x: z; Z$ P' gJimmy,你好,VGA走线中的R、G、B要包GND吗?& ^' J. X1 j2 C
. U( I5 j" Z  K4 |

+ G. f. e+ m" T+ f/ d9 u" Xjimmy回复:有条件的情况下需要包地。如果包地没有空间,R,G,B之间的距离要拉开至4W以上。; t$ x3 a( |8 O0 ~- |. _1 ?* |* \

点评

有条件的情况下需要包地。如果包地没有空间,R,G,B之间的距离要拉开至4W以上。  发表于 2015-8-7 09:02

该用户从未签到

1047#
发表于 2015-6-16 22:59 | 只看该作者
jimmy:你好!
( Z# t/ Z* M) Y6 w1 X          一直久仰你的大名,如今我碰到一个非常奇怪的问题想请教一下你,是这样的,我有一块PCB是用allegro软件画的,最后转换成PADS,两个不相同的软件肯定会掉一些东西,但没关系,我在PADS已处理好了,也DRC了,本来这块板准备打板了,可后面因原理图有所变化,原理图是用OrCAD画得,所以最后我直接用OrCAD导网络到PDAS进行ECO一下,可同步时部分网络掉了,电容的1脚和2脚给调换了位置。我就觉得怎么会这样,同样的原理图和PCB在PADS导网表怎么就不行呢?原理图没有变化任何位号和封装、电路等,只是在原理图增加元件,ECO一下之前的电路怎么就会变化呢?还望请教jimmy帮我指点一下。# m( Q* U: C+ E. L, i

点评

最好能提供相应的原理图和PCB文件。  详情 回复 发表于 2015-8-7 09:02

该用户从未签到

1048#
发表于 2015-6-25 11:23 | 只看该作者
大侠们,小弟刚刚开始使用pads,以前用AD,请问问我的via在内层为何只显示一个圆圈,为什么没有ring(焊盘)呢?
4 n0 r5 [; ?/ j! f$ s 在线等!

该用户从未签到

1049#
发表于 2015-6-25 11:28 | 只看该作者

不好意思,补上图片

本帖最后由 lpaiwyybz 于 2015-6-25 11:29 编辑
7 [3 o, f5 @* ?) o+ }, W# x- }: \: [
C:\Users\frankleey\Desktop第一次在这个论坛里发,可能有点生疏,打扰大家了!

1.jpg (89.07 KB, 下载次数: 11)

1.jpg

点评

把内层设置为no plane  详情 回复 发表于 2015-8-7 09:04

该用户从未签到

1050#
发表于 2015-7-3 22:14 | 只看该作者
大家好! 使用PADS 进行PCB Layout时,鼠标滚轮放大的区域太大了,不是很好控制,不知这个功能能不能将放大的区域缩小点,方便操作。
% {* G( m  n! o( e9 s( x. |* O
* g6 x, q) [6 T$ y8 V希望知道的大神们能够指导下,谢谢!

点评

pads助手,你值得拥有  发表于 2015-10-14 15:29
多滚一滚,方能找到感觉  详情 回复 发表于 2015-8-7 09:05
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-2 11:52 , Processed in 0.156250 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表