找回密码
 注册
关于网站域名变更的通知
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

该用户从未签到

1036#
发表于 2015-4-22 17:59 | 只看该作者
像这样的布局方式,就涉及到EMC吗?所有的地在后期通过一个比较窄的通道连接EMC性能就比较好吗?比较窄的通道哪里电阻不就加大了吗?感觉不到这样做的好处是什么,能详细解释一下吗,谢谢啦?或者有解释这种情况的资料给个链接,

EMC.png (133.73 KB, 下载次数: )

EMC.png

点评

这种是数模混合电路经常使用的接地方法。 保证每个电路模块的电路和地是独立的,最好再通过单点接地,相互不影响。 图示是正确的方法。  详情 回复 发表于 2015-4-23 09:39

该用户从未签到

1037#
 楼主| 发表于 2015-4-23 09:39 | 只看该作者
byetry 发表于 2015-4-22 17:59# d# p, V; j8 ]0 V5 Z9 {- j
像这样的布局方式,就涉及到EMC吗?所有的地在后期通过一个比较窄的通道连接EMC性能就比较好吗?比较窄的通 ...
5 D& R( W! p/ O+ G7 A
这种是数模混合电路经常使用的接地方法。6 K3 W; n+ t$ @7 D, j8 s6 S; v: d
* o$ x8 t* h1 }+ l) N$ H# t
保证每个电路模块的电路和地是独立的,最好再通过单点接地,相互不影响。( ^6 q7 E6 ]4 y) i

. r% I' g2 K  \- p图示是正确的方法。
9 X7 {. S$ m6 z) x

该用户从未签到

1038#
 楼主| 发表于 2015-4-23 09:48 | 只看该作者
lht-tz 发表于 2015-4-13 10:31: ^0 ]: F5 r7 ]7 S
大师你好!
7 R- {/ t' p- W! [4 B3 L最近发现有些板在ROUTER的时候飞线十分粗壮,影响视线不知道在哪里调回细小的呢?LAYOUT是正常 ...

# N% _; ?4 p" u/ P8 G/ J& @1 e 8 z3 o. a. A/ ]

该用户从未签到

1039#
发表于 2015-4-25 07:34 | 只看该作者
请教一下DDR地址线问题
% S- c  h2 o$ s; c! {% m 1、有的DDR末端不需要接电阻2 H/ g4 a3 m0 ]% k$ H% A8 X& z
2、有的末端串接电阻再串电容下地: J' M; }, Q& N$ i
3、还有的末端串电阻 然后接REF。REF电容下地. S$ W8 r7 a6 X/ p
他们有什么区别

该用户从未签到

1040#
发表于 2015-4-29 11:42 | 只看该作者
Jimmy,
5 O, N( W# ^) Z1 g0 N3 N+ ~- ?我在dxdatabook中定义了元件的一些属性 比如 MANUFACTURER ,MANUFACTURER  PN  这样的属性,已经在原理图的属性当中显示出来。
2 e; O# F7 R8 }+ I
9 h7 [2 n1 a8 E# d- T在导出BOM 时  用tools--part lister   在字段对应的property 中找不到 MANUFACTURER  6 j4 e+ B8 c9 b$ B

/ Y; w* p9 ^+ b请教 如何出BOM 才能把在DATABOOK中定义的属性输出来
7 U% S" M8 P3 f3 G
/ ^, m! X7 [+ r, L( h) P6 Q

点评

支持!: 5.0
支持!: 5
你是用的PADS还是mentor EE的dxdatasheet?  发表于 2015-5-14 15:56

该用户从未签到

1041#
发表于 2015-5-11 17:14 | 只看该作者
大师能教一下,怎么样来读懂芯片的datasheet吗?有哪些信息是需要重点关注的?

点评

如果针对pcb工程师的话,以下几个信息是必须要看懂的: 1,主要信号的管脚功能 2,对接地方式的要求 3,散热的要求 4,滤波及平面的处理 5,封装尺寸以及元器件高度 6,三面视图  详情 回复 发表于 2015-5-14 16:00

该用户从未签到

1042#
发表于 2015-5-12 01:16 | 只看该作者
mark,学习使用PADS中

该用户从未签到

1043#
 楼主| 发表于 2015-5-14 16:00 | 只看该作者
慕小北 发表于 2015-5-11 17:14
9 n# Z& k1 I: e- u) T) `( C大师能教一下,怎么样来读懂芯片的datasheet吗?有哪些信息是需要重点关注的?

" M1 H; M+ }$ ~6 _$ j如果针对pcb工程师的话,以下几个信息是必须要看懂的:
2 `! ]2 n; ~. D+ M: f3 e/ d" v2 i. r% F
1,主要信号的管脚功能( W9 a9 q) u1 ^1 c

* O) }; j. l7 j$ l/ \, J  M2,对接地方式的要求7 ^# U. M4 {! N* Q

0 C! d0 N" M; t2 a% _2 C5 R3,散热的要求
9 O+ z& h2 C9 X. ?9 k
9 }+ T) s5 G0 j2 X, R9 g4 [4,滤波及平面的处理
, A2 K! \3 g, A9 M' K/ o0 z
. y) @  d9 t" a3 L: P/ h5,封装尺寸以及元器件高度
) w) {' P& V! k. V, E
1 R/ w7 _- P3 h# ]( J. t) w6,三面视图( t' }# D" r2 ~

该用户从未签到

1044#
发表于 2015-5-14 20:29 | 只看该作者
最近需要用pads进行大规模FPGA设计,请问版主,i/o-designer和pads兼容吗?还是说只能兼容Expedition?

点评

支持!: 5.0
支持!: 5
只兼容EE  发表于 2015-8-7 09:00

该用户从未签到

1045#
发表于 2015-5-15 11:55 | 只看该作者
本帖最后由 sunniesun99 于 2015-5-15 11:57 编辑
* z# ]* S( G& M4 ]8 h
sunniesun99 发表于 2015-4-29 11:42
" H( M3 {( b, v. e6 k* h4 D" FJimmy,) ]9 f! [3 f# u2 [1 X
我在dxdatabook中定义了元件的一些属性 比如 MANUFACTURER ,MANUFACTURER  PN  这样的属性,已经在 ...
jimmy支持!: 5
2 G* R' n$ t; T8 g7 B) l2 {你是用的PADS还是mentor EE的dxdatasheet? 7 [" ]+ p+ a& K  g5 m% }
3 Y" F& ^, d. ]' w( R8 X6 ~- v

* T" ^/ L; i+ j+ |( ^& N是用的PADS 里的DXdesigner  DXDATABOOK
0 p, z9 q* l& v5 {% p+ \1 X我看到别人建议在 library manager 里设置  但是我的PADS 只有一个LIBRARY STUDIO,好像功能和 library manager  有差距
! m# }. k7 ]/ F- v+ X* s
& w' F& |3 y) M6 d: A" C) F5 g所以如果是 PADS 的 dxdatabook  请问怎么设置
4 R3 f) w, g' v/ m0 V1 H" V1 O7 {
" g- a; }0 t' ^

点评

支持!: 5.0
支持!: 5
您好,我没有使用过PADS 的DXDATABOOK。PADS的元件库管理非常方便和简单。DXdatabook于EE会更合适  发表于 2015-8-7 09:01

该用户从未签到

1046#
发表于 2015-5-26 11:05 | 只看该作者
本帖最后由 jimmy 于 2015-8-7 09:02 编辑
5 ?  _/ n4 \( P' A" o
3 w, n; X; u: ~# [- s; mJimmy,你好,VGA走线中的R、G、B要包GND吗?
9 }9 @- e& n, [# P1 z- R0 |
! }- [$ c7 D/ d+ m  y8 j, j! g0 Z) Y2 l  E4 r& H$ O
jimmy回复:有条件的情况下需要包地。如果包地没有空间,R,G,B之间的距离要拉开至4W以上。
7 P& ~( p% D: @5 H+ |

点评

有条件的情况下需要包地。如果包地没有空间,R,G,B之间的距离要拉开至4W以上。  发表于 2015-8-7 09:02

该用户从未签到

1047#
发表于 2015-6-16 22:59 | 只看该作者
jimmy:你好!
% z  W/ w6 N6 S) g/ H" c* F          一直久仰你的大名,如今我碰到一个非常奇怪的问题想请教一下你,是这样的,我有一块PCB是用allegro软件画的,最后转换成PADS,两个不相同的软件肯定会掉一些东西,但没关系,我在PADS已处理好了,也DRC了,本来这块板准备打板了,可后面因原理图有所变化,原理图是用OrCAD画得,所以最后我直接用OrCAD导网络到PDAS进行ECO一下,可同步时部分网络掉了,电容的1脚和2脚给调换了位置。我就觉得怎么会这样,同样的原理图和PCB在PADS导网表怎么就不行呢?原理图没有变化任何位号和封装、电路等,只是在原理图增加元件,ECO一下之前的电路怎么就会变化呢?还望请教jimmy帮我指点一下。6 q3 T( Z+ ~1 ^( h

点评

最好能提供相应的原理图和PCB文件。  详情 回复 发表于 2015-8-7 09:02

该用户从未签到

1048#
发表于 2015-6-25 11:23 | 只看该作者
大侠们,小弟刚刚开始使用pads,以前用AD,请问问我的via在内层为何只显示一个圆圈,为什么没有ring(焊盘)呢?
, c$ h; M8 S5 M, h" t8 P 在线等!

该用户从未签到

1049#
发表于 2015-6-25 11:28 | 只看该作者

不好意思,补上图片

本帖最后由 lpaiwyybz 于 2015-6-25 11:29 编辑
! ~: Q/ }$ x2 _( D% @6 j
. ~$ f  T4 E; o  wC:\Users\frankleey\Desktop第一次在这个论坛里发,可能有点生疏,打扰大家了!

1.jpg (89.07 KB, 下载次数: 13)

1.jpg

点评

把内层设置为no plane  详情 回复 发表于 2015-8-7 09:04

该用户从未签到

1050#
发表于 2015-7-3 22:14 | 只看该作者
大家好! 使用PADS 进行PCB Layout时,鼠标滚轮放大的区域太大了,不是很好控制,不知这个功能能不能将放大的区域缩小点,方便操作。
! Z/ }) |/ m1 T9 ?0 n& H% |$ d' `# M, p
希望知道的大神们能够指导下,谢谢!

点评

pads助手,你值得拥有  发表于 2015-10-14 15:29
多滚一滚,方能找到感觉  详情 回复 发表于 2015-8-7 09:05
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2026-4-19 03:32 , Processed in 0.125000 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表