找回密码
 注册
关于网站域名变更的通知
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]
  • TA的每日心情
    郁闷
    2020-10-26 15:11
  • 签到天数: 2 天

    [LV.1]初来乍到

    1021#
    发表于 2015-1-5 17:10 | 只看该作者
    hardaway0625 发表于 2014-9-29 23:49
    : a; I7 @- C+ ?那吉米大大在請問一下盲埋孔,因該如用PADS製作,小弟沒這方面的經驗,可以指教一下& U' o- `: t0 A/ |9 k, M+ @
    多謝

    # \6 k0 Q5 ?, m; v) q) d吉米大神:$ l- G4 F. j, \2 u
    请问这盲埋孔,这操作步骤及应用是怎么的?- V! {/ i9 P9 `5 \" |2 Y$ w- y5 R
    我理解:
    # v% Y& |/ a& e) s1、在设置-焊盘栈里做过孔-半导通焊盘,在起始层和结束层设置盲埋孔的层对.) f6 i1 v+ ^+ [3 N. _# n- Q7 l
    2、应用到PCB里,及设置层对(比如6层板);在1-2层打半导通过孔,后在相同位置再打半导通孔2-5层,后面再是5-6层打半导通孔。
    4 I5 j+ A# U+ b: s# P, ^& l, a疑问:像一块板BGA零件是放在同一层的,比如放在顶层那可不可以在1-2层打半导通孔,后面5-6层打半导通孔?与你说的1-2、2-5、5-6有冲突,请问有什么影响?
    - t( \8 J+ d+ X" c8 b: q以上请问是否理解正确,对于这一块还没有应用过不知如何下手?
      |. T; B2 E& p3 p& V/ z关于这盲埋孔那里有资料可以下载的,谢谢!
    . V* N6 s' V. s: y! G
    + k; v6 Q' I$ c  a

    点评

    1、对2、不能在同一位置里面打1-2,又打2-5 两个孔之间的孔边缘不能挨在一起  详情 回复 发表于 2015-4-1 11:33

    该用户从未签到

    1023#
    发表于 2015-3-1 23:34 | 只看该作者
    问个小白的问题,pads layout和pads router都是作pcb板,那他们有什么区别啊?

    点评

    pads layoutCB设计模块,手工布局布线 pads router:交互式PCB设计模块,自动布局布线,也可半自动和手工布局布线  详情 回复 发表于 2015-3-5 14:28

    该用户从未签到

    1024#
    发表于 2015-3-3 18:56 | 只看该作者
    求助:PADS中排阻在设置关联网络前建立封装时怎么设置?

    点评

    PADS9.5关联网络-排阻Xnet设置(排阻关联网络)补充教程 https://www.eda365.com/thread-106355-1-1.html (出处: EDA365电子工程师网站)  详情 回复 发表于 2015-3-5 14:28

    该用户从未签到

    1025#
     楼主| 发表于 2015-3-5 14:28 | 只看该作者
    cgh0817 发表于 2015-3-1 23:34; O# p4 b( E; I9 k0 [
    问个小白的问题,pads layout和pads router都是作pcb板,那他们有什么区别啊?

    , f7 k* A3 x! fpads layoutCB设计模块,手工布局布线1 i8 r3 t( N! G" `5 O3 S1 O1 e
    pads router:交互式PCB设计模块,自动布局布线,也可半自动和手工布局布线
    & S, M! A! ]8 m+ \/ W, f' m

    该用户从未签到

    1026#
     楼主| 发表于 2015-3-5 14:28 | 只看该作者
    妞妞小丫丫 发表于 2015-3-3 18:56
    . L4 U- H% g* h' g7 q! ^1 p3 S5 x求助:PADS中排阻在设置关联网络前建立封装时怎么设置?

    " w8 N6 f0 l7 [: a2 tPADS9.5关联网络-排阻Xnet设置(排阻关联网络)补充教程; B+ g1 A$ D' t; [# q, \* R
    https://www.eda365.com/thread-106355-1-1.html
    : f8 m0 `6 U0 I) X(出处: EDA365电子工程师网站). i) @& W- b* C$ b/ K  w" A

    : A$ e3 @! g0 W0 t) u8 R, i  T& J6 O  ]  f

    该用户从未签到

    1027#
    发表于 2015-3-10 11:27 | 只看该作者
    搬个板凳来旁听

    该用户从未签到

    1029#
    发表于 2015-3-31 10:51 | 只看该作者
    学习了!谢谢/ D1 k/ O& Y4 _4 L7 n2 x

    该用户从未签到

    1030#
     楼主| 发表于 2015-4-1 11:33 | 只看该作者
    Z-Dong 发表于 2015-1-5 17:10
    4 j! u6 t) ]! O( B. h1 e- ?* K; Q) c吉米大神:; ^! n( C. l4 z; l8 X$ y. y' i
    请问这盲埋孔,这操作步骤及应用是怎么的?3 w3 o: b+ s- W4 O) c) c  o# E6 _
    我理解:

    : f7 g9 l  Z( e. `4 s! ?: d: a& W6 E: K5 a. ]
    1、对2、不能在同一位置里面打1-2,又打2-5: {8 P4 D3 {) `- _
    两个孔之间的孔边缘不能挨在一起
    / J  K7 N0 ~+ J3 P/ X' J- H' l6 y8 b' Q

    该用户从未签到

    1031#
    发表于 2015-4-1 16:28 | 只看该作者
    学习了,谢谢

    该用户从未签到

    1032#
    发表于 2015-4-2 18:27 | 只看该作者
    各位大大小第第一次畫LPDDR3的板子,不知這樣的畫法是否OK,現只是預拉還沒走等長
    3 n5 z% S9 [1 o/ ^L1:TOP(S)2 d% f) W3 `$ G; @9 G) m( K2 Z" R
    L2:GND
    / [2 t+ T! n/ I6 W! J! y: O( LL3WR% v( M" ~, q) q" I! k  I
    L4:S
    6 b( A0 e  O' o! y& h, TL5:GND
    . k9 p4 Y, u- K; {L6:BOT(S)+ P9 a' p8 a  X/ n/ r, _
    這是我的疊構,不知這樣有問題嗎9 u! _0 x4 a6 F+ }3 S8 |! u* L# [
    還希望各位大大給各意見% [$ @, u5 k7 i7 v* l/ s9 Q& P) r
    謝謝9 S4 m) t9 i- ^( }  O
    附上檔案

    DDR3_Board_D.rar

    268.94 KB, 下载次数: 2, 下载积分: 威望 -5

    点评

    支持!: 5.0
    支持!: 5
    层叠OK。L4层空余的地方记得灌铜,这样才能达到平衡。  发表于 2015-4-23 09:36

    该用户从未签到

    1033#
    发表于 2015-4-3 11:31 | 只看该作者
    请问这是什么原因:
    ; g8 R* I. ^! }4 B: BDDR扇出正常,但是CPU只有电源和地网络扇出(但是扇出的连线都很细,DDR的电源和地网络扇出线正常),其余信号网络都没有扇出

    点评

    支持!: 5.0
    支持!: 5
    主要是显示线宽的问题。键入R+0并回车  发表于 2015-4-23 09:37

    该用户从未签到

    1034#
    发表于 2015-4-13 10:31 | 只看该作者
    本帖最后由 lht-tz 于 2015-4-13 10:35 编辑
    4 g' H' x. @5 o, }1 }3 S* o) c7 Q5 D8 ~* V
    大师你好!
    $ a; ^- {" J8 v) j0 U& I8 I最近发现有些板在ROUTER的时候飞线十分粗壮,影响视线不知道在哪里调回细小的呢?LAYOUT是正常的。

    router很粗矿.jpg (79.5 KB, 下载次数: 2)

    router很粗矿.jpg

    layout正常.jpg (94.44 KB, 下载次数: 3)

    layout正常.jpg

    点评

    [attachimg]96121[/attachimg]  详情 回复 发表于 2015-4-23 09:48

    该用户从未签到

    1035#
    发表于 2015-4-22 17:58 | 只看该作者
    像这样的布局方式,就涉及到EMC吗?所有的地在后期通过一个比较窄的通道连接EMC性能就比较好吗?比较窄的通道哪里电阻不就加大了吗?感觉不到这样做的好处是什么,能详细解释一下吗,谢谢啦?或者有解释这种情况的资料给个链接,
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-22 23:03 , Processed in 0.171875 second(s), 32 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表