本帖最后由 jimmy 于 2011-11-15 10:59 编辑  
: D7 L' q' m: [! S- L, a6 b/ B  j1 N9 Q3 C2 R5 q 
群主,我有一个问题一直都没有解决,就是我用ORCAD画原理图,然后导出网络表,再在PDAS LAYOUT中导入,但是我画到一半的时候,想在原理图那边修改走线或者说修改一个元件(比如我一开始的时候有一个电阻的一端接VCC,我想将这一端改为VDD网络)我导出网络表,再导入PCB那边,发现在VCC的那根网络没有改掉,我每次修改这样的问题,只能把电阻删掉才可以改过来,请问一下,不用删电阻,要怎样才能修改那根网络。 
( R# J4 y( K3 Y3 c& V& ]) J2 W/ _" [! O+ t8 D# ~3 Q 
jimmy回复:, A' _& ]! y  u, ?$ \ 
 
$ C- F! s& M6 Q! o可利用compare eco功能进行更新.操作如下:! T1 ?7 L2 b( Y" \$ Q- X* V 
 
+ Y2 E" }$ m2 K% @% s1,原理图生成一份新的网表.比如2.asc* M( h: k" g$ W, [0 X" \: N 
 
+ u, ]6 S9 b5 j2,打开PCB文件,tools->compare eco  q- Y6 V; P* ` 
2 \, `3 B6 O* V0 M* I 
 
; _" d. P* J3 M# b- O3 J  ^; o 
 
0 h/ g; J$ s- U0 G' P+ g- O, _# [3 |  y) m0 A% K# E 
 
 
. ?! l0 a- E% S/ h; P' w 
" \+ g. t: L+ k# L. e3 Z3,然后进行对比,产生ECO文件$ F5 Y# H% p1 c# |) V; K 
 
1 C- Y4 y  K2 ?1 h: }  B4,关闭此对话框,在PCB中执行file->import->2.eco文件.' \' f+ A5 M3 a/ |9 n# d 
 
$ B8 I, {. V+ y更新完成. |