找回密码
 注册
关于网站域名变更的通知
楼主: cmos
打印 上一主题 下一主题

捷波公司的电脑主板!(大家来找碴)!!!

    [复制链接]

该用户从未签到

16#
发表于 2008-3-27 09:17 | 只看该作者
总算可以下了..学习之前看了此帖,很佩服楼主.虽然我看不懂(水平不够).但打开一看,着实让我吃惊,走线拐角全是断接痕迹,看起来不爽的.

1.JPG (75.51 KB, 下载次数: 5)

1.JPG
changxk0375 该用户已被删除
17#
发表于 2008-3-27 09:26 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
  • TA的每日心情
    开心
    2023-5-11 15:04
  • 签到天数: 2 天

    [LV.1]初来乍到

    18#
     楼主| 发表于 2008-3-27 09:35 | 只看该作者
    原帖由 elmma 于 2008-3-27 09:17 发表 2 f8 [$ G" M$ @' [
    总算可以下了..学习之前看了此帖,很佩服楼主.虽然我看不懂(水平不够).但打开一看,着实让我吃惊,走线拐角全是断接痕迹,看起来不爽的.

    5 ~& I( U4 {# X( J4 K# W" G: j; X
    + P; v; p: D- B# W  M在drawing option上钩选cline endcaps就没有断痕了9 ~6 T/ e6 D; \8 d$ q
    ) J5 A& |/ i8 U* ?

    该用户从未签到

    19#
    发表于 2008-3-27 09:56 | 只看该作者
    哦,呵呵.见笑了.谢谢

    该用户从未签到

    20#
    发表于 2008-3-27 10:47 | 只看该作者
    请教,T分支应该怎么走比较好呢?

    该用户从未签到

    21#
    发表于 2008-3-27 10:56 | 只看该作者
    还需学习呀!
    5 {1 {7 H: n- s7 d% q0 q顶下!

    该用户从未签到

    22#
    发表于 2008-3-27 11:31 | 只看该作者
    原帖由 mzsuper 于 2008-3-27 10:53 发表 , N0 M$ @1 {) ~
    layou对主板function的影响应该不大,大概在20-30%+ e; f' j/ \" ]4 p( r% }  }8 ]
    但是大约60%emc问题都可以在layout的时候解决
    2 B; G- ?& ^+ G' [, Q9 N我们这边都是希望电容的via向里打,减小回路
    9 O3 F8 _; J9 g; f电容下面如果实在不行也是可以穿线的
    4 ~' U" x$ J5 v- f5 x, r只是电感下面是禁止的" t! ]4 j( _! X" |
    铺铜通常 ...
    ! C! U  M- |2 e4 T# p
    是否因为如果从电感下面走线的话,电感的磁场,正好与走线相交,会被耦合?

    该用户从未签到

    23#
    发表于 2008-3-27 11:37 | 只看该作者
    原帖由 xhymsg 于 2008-3-27 10:47 发表
    3 R1 ^0 s/ c+ f& g. s: t请教,T分支应该怎么走比较好呢?

    5 o; F4 \+ d* S! B" g
    " [6 s: l# q- s; b$ ~$ u! ?2 S
    ( A  s6 s' S* H8 H; ]: r0 s一般情况下我采用填补的方式把他填充成钝角。不知道这样是否能行得通,请高手指点。谢谢!

    该用户从未签到

    24#
    发表于 2008-3-27 12:53 | 只看该作者
    强烈支持楼主,楼主给了我们这么好的帖子,真是受益匪浅.

    该用户从未签到

    25#
    发表于 2008-3-27 13:26 | 只看该作者
    铺铜原则上不能出现锐角,自动铺铜造成的小尖角,都是需要人工修整的,在高速信号中,都会感应噪声,代入地或电源。3 |; s" Y% e$ {
    虽然有的时候,这些都是在可容忍的范围,但也是针对不同的设计而言,从layout角度,做一个最 ... [/quote]9 y& [! s9 {, T; e" ]5 I

    9 z4 ?' k7 Y8 }- H: ~9 ]尖角会引起放电,所以要避免。ALLEGRO在铺铜的选项里面不能自动把锐角变成圆弧吗?

    该用户从未签到

    26#
    发表于 2008-3-27 13:51 | 只看该作者
    quote]原帖由 yangcanhui07 于 2008-3-27 13:26 发表 * K0 `. J. l' S1 U" O
    ALLEGRO在铺铜的选项里面不能自动把锐角变成圆弧吗?[/quote]
    & j1 W. t+ w7 D' V# P9 o好像动态可以     静态就变不了了

    该用户从未签到

    27#
    发表于 2008-3-27 17:09 | 只看该作者
    原帖由 allen 于 2008-3-26 14:55 发表 6 M7 \* d2 I5 i" J1 u' k2 L6 y
    现在的主板几乎都是公版设计,忽略厂家偷工减料的因素外,在决定主板性能的因素里,layout占了很大比重。0 @+ J% O2 q, X# h, R0 [
    LZ的做法非常值得大家学习,很多人都是为了搜集资料而下载文件,几乎很少有人去看过到底下载的是什么,很多 ...

    1 |2 Q; a8 q! G0 V
    - q4 {# \# K$ X- b, Q+ S5 p$ J8 d: m/ d; N9 t
    说得太好了!真的很赞同我们是处在学习中的状态,而不是一直是想学习的状态。

    该用户从未签到

    28#
    发表于 2008-3-27 17:35 | 只看该作者
    我想提一个问题:
    % y. Z6 h" ~$ F! P$ h4 Z& D7 @! ]; j( W
    7:铺铜最好不要跨越焊盘进入器件内部,并避讳在此类小元件内打via.! o7 K0 M# [6 K1 P

    & [, x" S+ k" \9 l为什么最好不要跨越呢?通过GND脚进入到器件底部的铺铜算不算跨越?可否再分析指点得详细一些?: B/ U& e& X2 ]* \" V1 z
    4 u& L3 Z2 e3 A3 U& J2 @- Y
    我最近用了一块QFN封装的器件,QFN封装特点是底部有一个很大的裸脚GND,Datasheet上指明了这个地方要和地进行紧密连接,以帮助快速散热。所以这个问题我现在很想清楚怎么做才是最好。
    kxx27 该用户已被删除
    29#
    发表于 2008-3-28 08:55 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽

    该用户从未签到

    30#
    发表于 2008-3-28 11:30 | 只看该作者
    天哪,楼主看的好仔细,我怎么都看不出来呢?
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-8 18:29 , Processed in 0.125000 second(s), 22 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表