找回密码
 注册
关于网站域名变更的通知
查看: 2238|回复: 24
打印 上一主题 下一主题

[仿真讨论] 过孔问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-3-11 16:18 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
  大家看一下,这样斜着打过孔有哪些信号完整性问题?

过孔问题.png (23.7 KB, 下载次数: 3)

过孔问题.png

该用户从未签到

推荐
发表于 2014-4-12 08:26 | 只看该作者
sunpeng7801567 发表于 2014-4-9 15:11
! U% H  C, E3 f恩,是的,内电层我用的是正片,要是负片的话就可以了是吧?于老师   (附件的图是内电层用的是负片 ...
; }/ O# Y3 q! B- O; R: Y* j
看你的图好像是用的cadence,但又把pin number打开。负片是可以执行规则的,当规则大于负片的anti pad时,会采用规则的间距设置。且如果你想显示负片的规则,setup里要勾选thermal选项。8 |1 z% e% z/ j3 s) y
上面一位兄弟的问题,10mil via-shape的间距是否可以:一般经验是不低于4mil都可以,满足板厂工艺要求就好。当然,如果板子简单,可以间距大点,这样选择的板厂的范围也会大,价格也会更便宜。

该用户从未签到

推荐
发表于 2014-4-12 08:19 | 只看该作者
1.上面于争老师说的moat槽问题;  T) s6 M+ M9 f2 \
2.你自已所说的参考面不一致问题,由于没有叠层,我们无法看到。如果是参考两个不同平面那肯定会耦合更大的回流电感,电源噪声也会有,EMI、串扰也会有;% W$ U# q1 u+ g8 d% k
3.上面也提到的STUB问题,但对于此信号来说,主要影响在于振铃,不会有较大的本质的影响;主要还是因为你的信号频率不高的原因,如果太高,就不止这些了。10G以上的高速SERDES会因为这样长的STUB而失效,且无法补偿。
7 U5 r: S7 x7 ~4.还有一点,老生常谈,为何不能少两个过孔呢,走线尽量优化,少打过孔。

该用户从未签到

推荐
 楼主| 发表于 2014-4-9 15:11 | 只看该作者
本帖最后由 sunpeng7801567 于 2014-4-9 15:14 编辑
5 M8 b, j+ `4 T! s+ }
于争 发表于 2014-4-9 11:54
  v$ m2 S. R  r; X& o如果可能,不要让过孔割断平面!
0 L8 r; ~. i( L2 M当你不知道哪个因素是“压死骆驼的最后一根稻草的时候”,不要放任这些因 ...
! _2 _8 U8 X: M( K$ R# v( T% G
& M8 b* w4 X5 L4 d/ k+ |9 W
  恩,是的,内电层我用的是正片,要是负片的话就可以了是吧?于老师   (附件的图是内电层用的是负片效果)

1png.png (18.31 KB, 下载次数: 2)

1png.png

该用户从未签到

2#
发表于 2014-3-11 23:30 | 只看该作者
并不是每个VIA都会引起信号完整性问题,需要看你是什么信号。看你这样走线,应该不是什么高速信号

该用户从未签到

3#
 楼主| 发表于 2014-3-12 11:54 | 只看该作者
Jaedon 发表于 2014-3-11 23:302 T3 A0 Z! N5 O2 [1 D
并不是每个VIA都会引起信号完整性问题,需要看你是什么信号。看你这样走线,应该不是什么高速信号
% _. j$ m/ X* e8 Y) n9 P: e  t
  是高速信号,这个问题会产生参考平面不连续问题,进而产生电源噪声问题

该用户从未签到

4#
发表于 2014-3-15 14:00 | 只看该作者
从你这样layout来看,你这根本不会有很高的速度,因为高速信号基本不会像你这些经过via之后,还有分两段走的

该用户从未签到

5#
 楼主| 发表于 2014-3-17 14:27 | 只看该作者
Jaedon 发表于 2014-3-15 14:00
* c/ S6 N4 I* S# o3 s从你这样layout来看,你这根本不会有很高的速度,因为高速信号基本不会像你这些经过via之后,还有分两段走 ...
2 @4 j0 y7 J( k* D" H) l
那应该怎么走,才可以,前辈,能不能给我建议?

该用户从未签到

6#
发表于 2014-4-3 23:17 | 只看该作者
“一连” 菊花链

该用户从未签到

7#
发表于 2014-4-5 22:04 | 只看该作者
本帖最后由 于争 于 2014-4-5 22:05 编辑 ' a2 U& v* [/ G3 v% K3 _$ N
/ F, r' i4 S+ C0 L
这种拓扑,再加上这种打孔方式,电平2.5V以上、速率几十兆以下可能还能对付。低电压高速率的信号,打板前先拜佛。: Z2 U( z9 y4 ?& @8 Q
实在搞不懂为什么总会看到这种布线方式,难道就是为了美观,过孔搞成一条线也没啥好看的啊。0 C/ \7 N0 i0 Y6 m% L8 D
这种布线方式失败的板子很多。

该用户从未签到

8#
 楼主| 发表于 2014-4-7 15:47 | 只看该作者
于争 发表于 2014-4-5 22:04
& j. v9 E' |2 [这种拓扑,再加上这种打孔方式,电平2.5V以上、速率几十兆以下可能还能对付。低电压高速率的信号,打板前先 ...

7 k/ u4 z# k' `+ h' }) k. }5 h: e恩,说的太对了,以后还是打成双排孔比较好

该用户从未签到

9#
发表于 2014-4-8 15:13 | 只看该作者
sunpeng7801567 发表于 2014-4-7 15:47, K" q" n; D' ~, v9 Z
恩,说的太对了,以后还是打成双排孔比较好

" Z0 K0 P" b3 i怎么样处理才是正确的,指教。

该用户从未签到

10#
发表于 2014-4-9 11:34 | 只看该作者
学习下,坐等回复。

该用户从未签到

11#
发表于 2014-4-9 11:54 | 只看该作者
如果可能,不要让过孔割断平面!" Y$ Z! C0 O; K, t/ ]
当你不知道哪个因素是“压死骆驼的最后一根稻草的时候”,不要放任这些因素自流,要管控。

该用户从未签到

13#
 楼主| 发表于 2014-4-9 15:12 | 只看该作者
hukee 发表于 2014-4-8 15:13
  o5 E7 q1 S! x8 f9 _" z+ F* a怎么样处理才是正确的,指教。
, G* G# x, P" |$ j. ?$ h
  相邻内电层用负片就可以了
" @$ Q% A+ `# x: ?# J

该用户从未签到

14#
发表于 2014-4-10 11:57 | 只看该作者
sunpeng7801567 发表于 2014-4-9 15:12
4 B% ]: E6 o2 j! p! E相邻内电层用负片就可以了
1 b+ J" f$ V) P7 D
不是正负片的问题,上面于老师说了,不要隔断参考层,吧via错开,参考面包围via。7 ^( [3 y+ k. k0 c. L& K
, b' y6 t$ v7 L9 F) s  g; K% e
一般我设置3.3v 内层via to shape 10mil 不知道是否大了?

该用户从未签到

15#
 楼主| 发表于 2014-4-10 18:53 | 只看该作者
hukee 发表于 2014-4-10 11:57; s4 }9 j# O6 |
不是正负片的问题,上面于老师说了,不要隔断参考层,吧via错开,参考面包围via。6 n2 M4 F. M" d6 G5 t# D

5 ?% w: S  j  F; U8 ^  J; {$ T一般我设置3.3v 内 ...

  T; f. i4 B2 P1 |$ h, Z& r8 \  负片是没有规则设置的,我们看到via via之间无shape是我把内电层也设置成了正片,就出现这个效果了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-28 21:06 , Processed in 0.140625 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表