找回密码
 注册
关于网站域名变更的通知
楼主: coyoo
打印 上一主题 下一主题

高速时钟分配电路及布线对电源分割的影响

[复制链接]

该用户从未签到

31#
 楼主| 发表于 2012-5-24 13:44 | 只看该作者
另一个回复:, n% i, C' W1 O6 p9 A1 z
Is -3.3V the voltage that supplies MPC941 which generates 100MHz clock signal? As long as this -3.3V is not the power plane for the 100MHz clock signal, then there is a problem. In other words, if 100MHz signal is not supplied by -3.3V, the return current will take a ride on the -3.3V plane.

该用户从未签到

32#
发表于 2012-5-24 14:15 | 只看该作者
the return current 的参考平面可以是地或电源层,这里的电源与地是指是的Driver的电源正及与负极,你这样理解看有问题吗?" C" O; v' s6 O+ l& ?
问题是当你把那紫色平面接到时钟的3.3V上没有效果呀?{:soso_e132:}

该用户从未签到

33#
 楼主| 发表于 2012-5-24 17:17 | 只看该作者
本帖最后由 coyoo 于 2012-5-24 17:18 编辑
8 P* K3 m. V7 Y+ C2 @( ~: l- P5 M
Dandy_15 发表于 2012-5-24 14:15
! N! @. {6 b0 h$ j7 s/ @the return current 的参考平面可以是地或电源层,这里的电源与地是指是的Driver的电源正及与负极,你这样理 ...

( v2 L* ~* r9 s. `$ O
) J2 ^# z; C2 P' o这样理解是没有问题的。9 w6 f, o0 T3 @/ i5 t1 s; p2 G

8 N) }; E& t1 Y3 G6 x- |. @所以我拿-3.3V作为时钟的参考平面本身就是个错误,是吧?!! s! [  i* n3 H5 G9 Z
) a- m; M  j% }7 r# D7 @

* V. K- V  x2 _3 _: d* a6 }( n: V6 E  p  A6 b* k4 |2 n
确实啊,直接接到3.3V上没有效果,明天再试试接到3.3V后增加更多的电容试试看看。如果再不行,只好接地了。
  • TA的每日心情
    开心
    2021-10-7 15:18
  • 签到天数: 1 天

    [LV.1]初来乍到

    34#
    发表于 2012-5-25 01:54 | 只看该作者
    将紫色平面,在CLK信号线的两端位置,对GND同时建立交流通路试试

    该用户从未签到

    35#
     楼主| 发表于 2012-5-25 10:09 | 只看该作者
    elm99 发表于 2012-5-25 01:54
    0 v9 l9 a& I3 x/ i$ z6 G将紫色平面,在CLK信号线的两端位置,对GND同时建立交流通路试试

    8 [7 o; I4 w. M7 [( w; V1 v8 i这个不大容易做到哦,只能尽量靠近,子板插座上有是时钟的终端同时也有紫色平面对于的引脚;只不过起始端,即时钟芯片附近没有过孔。

    该用户从未签到

    36#
    发表于 2012-5-25 12:26 | 只看该作者
    时钟分配芯片,有多路时钟信号输出7 n" Y. ~! r! y& @# g7 l" u& `
    在各路时钟信号的输出端,增加1000 pF对地电容,可以降低EMI辐射。) H1 f0 U/ n5 x1 Q
    另外,如果子板现在没插上来,也就是说时钟信号走到子板接口的位置时,悬空了,这样有天线效应,信号会最大程度反射,建议在时钟信号末端增加对地电阻,做假负载用,再测波形。0 e% B; l8 S6 b4 ]
    新手回贴,仅供参考。{:soso_e100:}
    ! q; D' D& Y! P
    , o! q% d; P3 [$ l3 Y- D个人认为,时钟信号将能量耦合到参考层,这是正常现象,这与-3.3V电源层无关,不存在设计错误,至多也是个设计不合理。

    该用户从未签到

    37#
     楼主| 发表于 2012-5-25 13:01 | 只看该作者
    sandyxc 发表于 2012-5-25 12:26
    5 f1 D5 k+ Y1 z3 q+ e时钟分配芯片,有多路时钟信号输出: P/ z, N  N! f4 n' f0 b$ L
    在各路时钟信号的输出端,增加1000 pF对地电容,可以降低EMI辐射。
    % z1 c3 u0 A: ?5 {: a另 ...
    7 P8 Z& A( z3 o/ s9 H& G
    多谢回复!/ y0 `0 R: d% j
    以前有块板子使用差分时钟分配器,情况很好,对外基本没有辐射。
      C' D( n: [1 Z$ B6 v3 O4 g# o8 e( M4 {' `/ }$ K7 L* n
    在时钟输出端加对地电容会否对时钟质量有影响呢?

    该用户从未签到

    38#
    发表于 2012-5-26 09:00 | 只看该作者
    coyoo 发表于 2012-5-25 13:01
    $ T/ [1 G1 W0 d6 x多谢回复!+ n# n; p1 f; Z+ L2 ~- }3 w+ c) ]- ^
    以前有块板子使用差分时钟分配器,情况很好,对外基本没有辐射。
    2 O2 F. s( b6 c$ A1 H+ \
    会对时钟有影响,可以尝试,看最终情况能不能接受{:soso_e100:}

    该用户从未签到

    39#
     楼主| 发表于 2012-5-26 09:56 | 只看该作者
    sandyxc 发表于 2012-5-26 09:00
    : k2 c7 {" T, k% i& @" m会对时钟有影响,可以尝试,看最终情况能不能接受
    1 y! r8 x; i1 A7 J
    看了下布线,在时钟芯片的输出端加电容不是很方便哦,能否在子板的插座上加呢,哪里比较方便,时钟引脚旁边就是地。

    该用户从未签到

    40#
    发表于 2012-5-26 11:32 | 只看该作者
    coyoo 发表于 2012-5-26 09:56 . j" }$ X) ~  o4 V% Q
    看了下布线,在时钟芯片的输出端加电容不是很方便哦,能否在子板的插座上加呢,哪里比较方便,时钟引脚旁 ...
    ; o8 w  C3 Z; J! J* }6 R% a
    2种做法,我都见过,之前也为这个查过资料,信号源端或终端都有加的9 g1 P% y, B; U# O* l( B9 j

    - `" a9 |2 z, b0 L$ E建议不要急着改版,可以在现有的样板上补焊一些电容,先测试一下,确认了有效且无负作用,再改版。

    该用户从未签到

    41#
    发表于 2012-5-26 11:37 | 只看该作者
    coyoo 发表于 2012-5-26 09:56
    ! m  ~$ D: K# q8 o  Q看了下布线,在时钟芯片的输出端加电容不是很方便哦,能否在子板的插座上加呢,哪里比较方便,时钟引脚旁 ...

    # U) ~8 t, l% ]& |* |另外,是否有尝试过,在时钟信号上做端接?

    该用户从未签到

    42#
     楼主| 发表于 2012-5-26 19:30 | 只看该作者
    sandyxc 发表于 2012-5-26 11:32
    & f! [. E: z" o, v2种做法,我都见过,之前也为这个查过资料,信号源端或终端都有加的6 [' q6 a5 E& d3 ?. ]& [! s
    0 h1 F' }6 P/ H+ s8 ^8 J
    建议不要急着改版,可以在现有的样 ...

    / U) k; g) k$ H0 H0 `时钟芯片有要求,为了阻抗控制必须串接一个电阻,这个我都按要求加了。, c6 l3 o$ ^$ M5 ~# s# ~! W

    , Y, t* q. a7 V- x% F5 ?+ @6 O另外,关于焊接电容,你的意思还是在时钟信号和地之间吧?如果是参考平面和地之间,我已经试过很多了,没有效果。

    该用户从未签到

    43#
    发表于 2012-5-27 11:54 | 只看该作者
    coyoo 发表于 2012-5-26 19:30
    1 h& P1 R( c" I时钟芯片有要求,为了阻抗控制必须串接一个电阻,这个我都按要求加了。
    , _/ G1 G: z& b3 B. p4 A% P( c4 u- B3 y
    另外,关于焊接电容,你的意思 ...
    1 s- O* q% q6 K) d
    是时钟信号与GND

    该用户从未签到

    44#
    发表于 2012-5-27 18:46 | 只看该作者
    mark
  • TA的每日心情
    开心
    2020-1-13 15:12
  • 签到天数: 31 天

    [LV.5]常住居民I

    45#
    发表于 2012-5-27 22:39 | 只看该作者
    ztg328 发表于 2012-5-27 18:46 + I4 ^% `' o$ Q1 G, N+ l( `1 N# b
    mark
    7 _* j8 w, F: N) p% I0 k2 D9 E
    1、时钟信号尽量安排参考地层,并且走PCB内层
    ; V/ a: }: H( @! q2、在每路时钟输出串接一低阻值电阻
    0 k6 T; f0 a. W3 h* x3、在每路末端加电容
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-23 01:13 , Processed in 0.156250 second(s), 20 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表