找回密码
 注册
关于网站域名变更的通知
查看: 577|回复: 3
打印 上一主题 下一主题

Protel 原理图/PCB到Cadence的数据转换

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-9-2 11:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

  m. t: _# |% s  V/ I1 e, K9 a1 {随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择cadence的设计平台和工具。但是,由于没有protel数据到Cadence数据直接转换工具,长期以来如何将现有的基于Protel平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。  a. C0 ]% U6 `) Z1 \, O( N. @; u7 m: \
在长期实际的基础上,结合现有工具的特点,提供一种将Protel原理图、PCB转化到Cadence平台上的方法。
/ @/ I  l( L- R; w: @: a1. 使用的工具( e7 c5 v% a% S% X" H
a) Protel DXP SP4
/ ~2 A- V+ o, @) \# Y9 |5 u% ]0 Nb) Cadence Design Systems, Inc. Capture CIS
4 U7 m, T. j6 g: B, A8 p# v- \* |c) Cadence Design Systems, Inc. orcad Layout& V8 ^- s9 K0 C+ U
d) Cadence Design Systems, Inc. Layout2allegro" Z& U: Y& |. q0 F: b+ k+ ?" h$ l3 E9 {
e) Cadence Design Systems, Inc. Allegro
  O2 p, t" h2 T& S5 M7 |2 Mf) Cadence Design Systems, Inc. Specctra
' m4 f# U2 K  f+ E- {( `2. Protel 原理图到Cadence Design Systems, Inc. Capture CIS
9 o2 K" H" T) h  M5 C在Protel原理图的转化上我们可以利用Protel DXP SP2的新功能来实现。通过这一功能我们可以直接将Protel的原理图转化到Capture CIS中。
$ x& w# l& q, F7 a! x% T- h$ O9 S+ R% N; y3 y8 r
这里,我们仅提出几点通过实践总结出来的注意事项。
  T+ j8 u5 q0 ?7 {0 I) p1) Protel DXP在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。在添加封装信息时要注意保持与Protel PCB设计中的封装一致性,以及Cadence在封装命名上的限制。例如一个电阻,在Protel中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在Protel中为DB9RA/F,将会被改为DB9RAF。因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。. U: g5 B( A5 i, |
2) 一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在Capture中使用库编辑的方法添加上来。通常易丢失管脚号的器件时电阻电容等离散器件。7 o1 Z" u/ Q/ O* x7 s, C
3) 在层次化设计中,模块之间连接的总线需要在Capture中命名。即使在Protel中已经在父设计中对这样的总线命名了,还是要在Capture中重新来过,以确保连接。, |6 j0 {9 I' ]$ l
4) 对于一个封装中有多个部分的器件,要注意修改其位号。例如一个74ls00,在protel中使用其中的两个门,位号为U8A,U8B。这样的信息在转化中会丢失,需要重新添加。
2 k+ h0 |3 k0 K# V0 P9 u  a( Z* `- ^基本上注意到上述几点,借助Protel DXP,我们就可以将Protel的原理图转化到Capture中。进一步推广,这也为现有的Protel原理图符号库转化到Capture提供了一个途径。! {' @% W* P% o3 C- [) p0 [6 ~7 u
3. Protel 封装库的转化! {- L% Z+ b) K7 O3 M+ i+ t% d! o+ i
长期使用Protel作PCB设计,我们总会积累一个庞大的经过实践检验的Protel封装库,当设计平台转换时,如何保留这个封装库总是令人头痛。这里,我们将使用Orcad Layout,和免费的Cadence工具Layout2allegro来完成这项工作。6 n( O, Y; k! _# @
a) 在Protel中将PCB封装放置到一张空的PCB中,并将这个PCB文件用Protel PCB 2.8 ASCII的格式输出出来;' K. Z; r; b0 h* n, o
b) 使用Orcad Layout导入这个Protel PCB 2.8 ASCII文件;
' \: r* N  T9 C+ [c) 使用Layout2allegro将生成的Layout MAX文件转化为Allegro的BRD文件;& O" \) s4 c$ m1 R! ]6 B' N% v
d) 接下来,我们使用Allegro的Export功能将封装库,焊盘库输出出来,就完成了Protel封装库到Allegro转化。
8 `0 ~4 Z6 s( I, m! N7 Q# y7 R2 ^9 z4. Protel PCB到Allegro的转化
; a) ~/ d( u- f" V* A' i有了前面两步的基础,我们就可以进行Protel PCB到Allegro的转化了。这个转化过程更确切的说是一个设计重现过程,我们将在Allegro中重现Protel PCB的布局和布线。& _5 D  \4 n; [7 X, L
1) 将第二步Capture生成的Allegro格式的网表传递到Allegro BRD中,作为我们重现工作的起点;- s0 l0 i6 D3 P
2) 首先,我们要重现器件布局。在Protel中输出Place & Pick文件,这个文件中包含了完整的器件位置,旋转角度和放置层的信息。我们通过简单的手工修改,就可以将它转化为Allegro的Placement文件。在Allegro中导入这个Placement文件,我们就可以得到布局了。4 z  i6 g0 S$ Y" S

0 R+ X! R& d3 l% N4 ^0 }3) 布线信息的恢复,要使用Specctra作为桥梁。首先,从Protel中输出包含布线信息的Specctra DSN文件。对于这个DSN文件我们要注意以下2点:
  I7 W2 Z9 h) w8 t- Ya) Protel中的层命名与Allegro中有所区别,要注意使用文本编辑器作适当的修改,例如Protel中顶层底层分别为Toplayer和Bottomlayer,而在Allegro中这两层曾称为TOP和BOTTOM;5 a* H  [9 B/ D; u. t! [& f
b) 注意在Specctra中查看过孔的定义,并添加到Allegro的规则中。- f! x1 ?  z8 H7 ~6 y

% T- ?# b7 I! }7 g5 x5 }; {
9 R/ |; [) b' y/ l# h
( U, P" j/ U2 l0 C0 Y在allegro中定义过孔5 R/ V) o! ^' O9 X( \
从Specctra中输出布线信息,可以使用session, wires, 和route文件,建议使用route文件,然后将布线信息导入到我们以及重现布局的Allegro PCB中,就完成了我们从Protel PCB到Allegro BRD的转化工作。

该用户从未签到

2#
发表于 2021-9-2 13:49 | 只看该作者
Protel 原理图/PCB到Cadence的数据转换

该用户从未签到

3#
发表于 2021-9-2 13:50 | 只看该作者
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择cadence的设计平台和工具

该用户从未签到

4#
发表于 2021-9-2 13:50 | 只看该作者
在Protel原理图的转化上我们可以利用Protel DXP SP2的新功能来实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-31 10:16 , Processed in 0.156250 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表