找回密码
 注册
关于网站域名变更的通知
查看: 596|回复: 4
打印 上一主题 下一主题

在高速 PCB 设计原理图设计时,如何考虑阻抗匹配问题?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-7-22 13:23 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在高速 PCB 设计原理图设计时,如何考虑阻抗匹配问题?) |- ^: h' A% h6 _' H6 K

该用户从未签到

2#
发表于 2021-7-22 14:48 | 只看该作者
有阻抗计算软件

该用户从未签到

3#
发表于 2021-7-22 14:48 | 只看该作者
可以试着仿真一下

该用户从未签到

4#
发表于 2021-7-22 15:35 | 只看该作者
在设计高速 PCB 电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系, 例如是走在表面层(microstrip)或内层(stripline/double stripline),与参考层(电源层或地层)的距 离,走线宽度,PCB 材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻 抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续 的布线情况,这时候在原理图上只能预留一些 terminators(端接),如串联电阻等,来缓和走 线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发 生。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-22 18:41 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表