布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个
! v1 o3 j+ p8 `% l
系统的性能,大多数高速的设计理论也要最终经过Layout得以实现并验证,由此可见,布
% O( |5 R) V# m. h* u; X
线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情况,分析其
% M; J+ U0 r9 U6 g' W
合理性,并给出一些比较优化的走线策略。主要从直角走线,差分走线,蛇形线等三个方面来阐述。
% J9 X6 y* {& Q+ ]3 I1. 直角走线
5 e1 S% E4 [/ z- l. m1 G4 E: G
直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,
7 f+ _( V7 J# v5 i
那么直角走线究竟会对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的
/ Z; W1 L; g: M2 ?
线宽发生变化,造成阻抗的不连续。其实不光是直角走线,顿角,锐角走线都可能会造成
! ^6 i; H, E: w! C
阻抗变化的情况。
& P+ z$ t+ k/ v
直角走线的对信号的影响就是主要体现在三个方面:一是拐角可以等效为传输线上的容性
, ]! @* W- u, n, w; ?1 b" c8 b+ e& h
负载,减缓上升时间;二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI。
- i7 A6 D# e6 q3 c1 F5 Q% q2 A3 \传输线的直角带来的寄生电容可以由下面这个经验公式来计算:
# T6 a, g, H+ E# pC=61W(Er)1/2/Z0
+ M: L+ z* H1 E) h. b8 j* s9 }在上式中,C就是指拐角的等效电容(单位:pF),W指走线的宽度(单位:inch),εr
+ x. A9 k: o5 m/ K
指介质的介电常数,Z0就是传输线的
特征阻抗。举个例子,对于一个4Mils的
50欧姆传输
3 j R8 }2 a. e" ~# [* I
线(εr为4.3)来说,一个直角带来的电容量大概为0.0101pF,进而可以估算由此引起的
/ I$ K2 C: K5 v上升时间变化量:
1 s( e# A* v# C3 u+ O: `$ P! |$ ?8 c
T10-90%=2.2*C*Z0/2 = 2.2*0.0101*50/2 = 0.556ps
' J5 u S* u5 R! i# O' S2 j通过计算可以看出,直角走线带来的电容效应是极其微小的。
/ y( K; q9 B r2 G) n$ o2 {) Q
由于直角走线的线宽增加,该处的阻抗将减小,于是会产生一定的信号反射现象,我们可
. e6 J5 r5 h n
以根据传输线章节中提到的阻抗计算公式来算出线宽增加后的等效阻抗,然后根据经验公
g l( G0 A$ d1 d4 }1 ^式计算反射系数:ρ=(Zs-Z0)/(Zs+Z0),一般直角走线导致的阻抗变化在7%-20%之间,因
# g2 x* M) H) m
而反射系数最大为0.1左右。而且,从下图可以看到,在W/2线长的时间内
传输线阻抗变化到最小,再经过W/2时
; }0 A- l9 m, D. {5 p8 G间又恢复到正常的阻抗,整个发生阻抗变化的时间极短,往往在10ps之内,这样快而且微
) a8 j. J5 q& p2 I
小的变化对一般的信号传输来说几乎是可以忽略的。
|9 v; q& b& m& i/ X
很多人对直角走线都有这样的理解,认为尖端容易发射或接收电磁波,产生EMI,这也成
1 }! H+ P6 a! ^2 Q5 @
为许多人认为不能直角走线的理由之一。然而很多实际测试的结果显示,直角走线并不会
% e6 h: ^/ ^" m% V: Y+ |比直线产生很明显的EMI。也许目前的仪器性能,测试水平制约了测试的精确性,但至少
& g) a+ R5 [ x( N4 H( j1 m8 ^说明了一个问题,直角走线的辐射已经小于仪器本身的测量误差。
7 G* k6 u' T, F8 W/ b
总的说来,直角走线并不是想象中的那么可怕。至少在GHz以下的应用中,其产生的任何
( [& p5 Y- l- d6 e, S% j0 G
诸如电容,反射,EMI等效应在TDR测试中几乎体现不出来,高速PCB设计工程师的重点还
1 `0 b) y7 X7 v P. @7 p
是应该放在布局,电源/地设计,走线设计,过孔等其他方面。当然,尽管直角走线带来
: a" d6 U% L' |6 h |8 E6 i3 L T
的影响不是很严重,但并不是说我们以后都可以走直角线,注意细节是每个优秀工程师必备的基本素质,而且,随
. i* U w# }- l9 m0 f& }着数字电路的飞速发展,PCB工程师处理的信号频率也会不断提高,到10GHz以上的
RF设计
3 ^8 a2 U2 ~; D8 ]
领域,这些小小的直角都可能成为高速问题的重点对象。
! }( x: ~+ j' X) y5 a: _2. 差分走线
3 Q, A4 O m# X5 c' l: ?( d差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,电路中最关键
& y Q6 ]2 R9 d的信号往往都要采用差分结构设计,什么另它这么倍受青睐呢?在PCB设计中又如何能保
) j, f: m1 G8 M. l$ ]7 L; H' D
证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。
) R7 p- M. L2 T P+ B9 i
何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两
8 B" t+ Z6 Z! J4 y" c' l
个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分
6 _5 Z# D6 j( V走线。
j$ h( S% o, u( P% s' {0 }& i9 h3 b差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:
: @3 l: d( d Q- @9 V5 ma.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同
, {1 \: s% L1 P% c$ E+ A时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完
& k" p, Q2 |1 G. f% b
全抵消。 , [6 g# p8 u f, r9 e9 ]
b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以
/ R6 D& M8 J" ^# N, C: s: y1 O+ J相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。
/ V7 L1 k- a8 z$ I5 e& d" D+ k u
c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号
9 E8 F7 W% P6 C8 {
依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也
" A7 @& J: f7 a. |更适合于低幅度信号的电路。目前流行的LVDS(low voltage differential
$ s+ m5 f+ i4 i; Psignaling)就是指这种小振幅差分信号技术。
\6 K8 j- j8 N( c8 x. Z2 ]
对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优
4 ]0 N5 t9 _: q0 ]: r
势。也许只要是接触过Layout的人都会了解差分走线的一般要求,那就是“等长、等距”
+ T) T' D* G5 w% l。等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保
# }- o6 h& I4 J; h
证两者差分阻抗一致,减少反射。“尽量靠近原则”有时候也是差分走线的要求之一。但所有这些规则都不是用
: {, j. Y2 F3 N! f" b% a9 M/ ~来生搬硬套的,不少工程师似乎还不了解高速差分信号传输的本质。下面重点讨论一下
) s/ ~+ |. J, O0 O: }( v/ E
PCB差分信号设计中几个常见的误区。
1 b; x2 W, H* N1 ^/ W误区一:认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回
- x* ~0 l" [0 b v5 Y
流途径。造成这种误区的原因是被表面现象迷惑,或者对高速信号传输的机理认识还不够
; A' X) T) F5 {/ h2 J$ L深入。从图1-8-15的接收端的结构可以看到,晶体管Q3,Q4的发射极电流是等值,反向的
# q' a z% Y1 G. Z! S. g; },他们在接地处的电流正好相互抵消(I1=0),因而差分电路对于类似地弹以及其它可能存在于电源和地平面上
, W. u$ H, }. X- w* n' r$ y的噪音信号是不敏感的。地平面的部分回流抵消并不代表差分电路就不以参考平面作为信
3 o' y; V4 C1 Q" q. Y) T号返回路径,其实在信号回流分析上,差分走线和普通的单端走线的机理是一致的,即高
# `5 P* J: i; P" {. H# p
频信号总是沿着电感最小的回路进行回流,最大的区别在于差分线除了有对地的耦合之外,还存在相互之间的耦
- B% W6 f# b9 W" h1 F0 p0 Z$ Y合,哪一种耦合强,那一种就成为主要的回流通路,图1-8-16是单端信号和差分信号的地
; }: _: N2 W* |0 K- ~
磁场分布示意图。
! S- l. N5 y) j
在PCB电路设计中,一般差分走线之间的耦合较小,往往只占10~20%的耦合度,更多的还
6 K" L, f2 Q/ j3 V& f: v9 S! O' S是对地的耦合,所以差分走线的主要回流路径还是存在于地平面。当地平面发生不连续的
7 s1 t; N% e8 c. T+ d" `4 F: o
时候,无参考平面的区域,差分走线之间的耦合才会提供主要的回流通路,见图1-8-17所
. v t& K1 \' m6 d1 X示。尽管参考平面的不连续对差分走线的影响没有对普通的单端走线来的严重,但还是会降低差分信号的质量,
5 }% ^8 ^; b0 P @# @6 \/ S增加EMI,要尽量避免。也有些设计人员认为,可以去掉差分走线下方的参考平面,以抑
6 w0 F- S1 n. y1 Z
制差分传输中的部分共模信号,但从理论上看这种做法是不可取的,阻抗如何控制?不给
( ^! [8 p5 h$ ]/ W, E. J共模信号提供地阻抗回路,势必会造成EMI辐射,这种做法弊大于利。
" i* P1 Z7 }! r# Q8 i误区二:认为保持等间距比匹配线长更重要。在实际的PCB布线中,往往不能同时满足差
1 k3 _$ v, Z$ ` S/ e$ a& {分设计的要求。由于管脚分布,过孔,以及走线空间等因素存在,必须通过适当的绕线才
L! i! g' D0 Q$ F! l能达到线长匹配的目的,但带来的结果必然是差分对的部分区域无法平行,这时候我们该
@3 s* f; ? |$ ^. U如何取舍呢?在下结论之前我们先看看下面一个仿真结果。
3 n& I4 A, q7 L; f0 v; C3 x1 e从上面的仿真结果看来,方案1和方案2波形几乎是重合的,也就是说,间距不等造成的影
9 V4 F2 P6 x- g2 b& [$ x
响是微乎其微的,相比较而言,线长不匹配对时序的影响要大得多(方案3)。再从理论
: T' w! ]' J* Q8 {" a
分析来看,间距不一致虽然会导致差分阻抗发生变化,但因为差分对之间的耦合本身就不
6 C" |# e6 W/ p$ s& q% W: j2 z
显著,所以阻抗变化范围也是很小的,通常在10%以内,只相当于一个过孔造成的反射,这对信号传输不会造成
3 F) Y; e# i. o2 B) N9 \& t明显的影响。而线长一旦不匹配,除了时序上会发生偏移,还给差分信号中引入了共模的
. n6 _$ k! P# S& V- H( N; E& @. v
成分,降低信号的质量,增加了EMI。
7 p. }0 X5 E9 m3 _" z$ v: s2 _可以这么说,PCB差分走线的设计中最重要的规则就是匹配线长,其它的规则都可以根据
; i: o! C% z) K$ C& n0 f1 O
设计要求和实际应用进行灵活处理。
$ R0 _9 b E/ o误区三:认为差分走线一定要靠的很近。让差分走线靠近无非是为了增强他们的耦合,既
; ^6 q9 b4 y) B$ H$ h
可以提高对噪声的免疫力,还能充分利用磁场的相反极性来抵消对外界的电磁干扰。虽说
$ R: l& ~; ^ M5 k% {+ {
这种做法在大多数情况下是非常有利的,但不是绝对的,如果能保证让它们得到充分的屏
, a6 K7 i! ?3 p+ T7 l
蔽,不受外界干扰,那么我们也就不需要再让通过彼此的强耦合达到抗干扰和抑制EMI的目的了。如何才能保证
$ L. M x4 j M7 A
差分走线具有良好的隔离和屏蔽呢?增大与其它信号走线的间距是最基本的途径之一,电
. c5 v; R4 q4 b. d5 U# N# J0 R
磁场能量是随着距离呈平方关系递减的,一般线间距超过4倍线宽时,它们之间的干扰就
9 }8 a% ^ z. W6 X
极其微弱了,基本可以忽略。此外,通过地平面的隔离也可以起到很好的屏蔽作用,这种结构在高频的(10G以上
' w9 A$ k5 M/ C6 z0 ]
)IC封装PCB设计中经常会用采用,被称为CPW结构,可以保证严格的差分阻抗控制(2Z0
( v2 O8 n% D5 M3 t. b% Q
)
% G5 P( h% O3 M9 q4 @' \# S1 ]差分走线也可以走在不同的信号层中,但一般不建议这种走法,因为不同的层产生的诸如
9 z9 a, d0 A6 A" c( M7 J阻抗、过孔的差别会破坏差模传输的效果,引入共模噪声。此外,如果相邻两层耦合不够
' Z" R& L- v0 U; }) ]紧密的话,会降低差分走线抵抗噪声的能力,但如果能保持和周围走线适当的间距,串扰
?' ]' g& f, R: \$ G2 N
就不是个问题。在一般频率(GHz以下),EMI也不会是很严重的问题,实验表明,相距500Mils的差分走线,在3
! K! |" K6 C$ U
米之外的辐射能量衰减已经达到60dB,足以满足FCC的电磁辐射标准,所以设计者根本不
3 _4 S0 R6 R0 V5 l用过分担心差分线耦合不够而造成电磁不兼容问题。