5 N/ w Z% B! P2 a* _) r/ [6 C
" ~1 k& T) E3 M- t# Y* M, Y$ `
7 p' f. M! S3 W K' o& T9 g% o' T1 [6 \
在对RapidIO协议和Serial RapidIO(SRIO,下同)IPcore用户接口介绍的基础上,详细描述了Serial RapidIO交换架构在FPGA上的编程方法,并采用双缓存机制实现了位宽、数据流速的转换,完成了多SRIO节点间的高速数据通信,具有较强的通用性和可移植性。/ V* \, M, d/ M$ C7 N9 d3 C