找回密码
 注册
查看: 294|回复: 1
打印 上一主题 下一主题

你设计的PCB EMI达标了吗?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2018-12-17 10:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
你设计的PCB EMI达标了吗?

& {2 ?, C: \) `* m0 a1 ^- g; ]1 \1 H/ X4 a9 h$ ^

3 n' v* Y1 t0 I: d% @/ B% Y
电子设备的电子信号和处理器的频率不断提升,电子系统已是一个包含多种元器件和许多分系统的复杂设备。高密和高速会令系统的辐射加重,而低压和高灵敏度 会使系统的抗扰度降低。因此,电磁干扰(EMI)实在是威胁着电子设备的安全性、可靠性和稳定性。我们在设计电子产品时,PCB板的设计对解决EMI问题至关重要。本文主要讲解PCB设计时要注意的地方,从而减低PCB板中的电磁干扰问题。
; C. r) A# j2 Q/ C9 a
电磁干扰(EMI)的定义
电 磁干扰(EMI,Electro Magnetic InteRFerence),可分为辐射和传导干扰。辐射干扰就是干扰源以空间作为媒体把其信号干扰到另一电网络。而传导干扰就是以导电介质作为媒体把一 个电网络上的信号干扰到另一电网络。在高速系统设计中,集成电路引脚、高频信号线和各类接插头都是PCB板设计中常见的辐射干扰源,它们散发的电磁波就是 电磁干扰(EMI),自身和其他系统都会因此影响正常工作。
3 H2 @2 o6 j1 J" J  m2 n; t
针对电磁干扰(EMI)的PCB板设计技巧
现今PCB板设计技巧中有不少解决EMI问题的方案,例如:EMI抑制涂层、合适的EMI抑制零件和EMI仿真设计等。以上的影片介绍了减少EMI的方法。现在简单讲解一下这些技巧。

* ^; a& ]. E! G! J
技巧一:共模EMI干扰源(如在电源汇流排形成的瞬态电压在去耦路径的电感两端形成的电压降)
- 在电源层用低数值的电感,电感所合成的瞬态信号就会减少,共模EMI从而减少。
- 减少电源层到IC电源引脚连线的长度。
- 使用3-6 mil的PCB层间距和FR4介电材料。

0 I5 {4 O3 X, Y9 \4 V  r! t/ k
技巧二:电磁屏蔽
- 尽量把信号走线放在同一PCB层,而且要接近电源层或接地层。
- 电源层要尽量靠近接地层
9 s: }( r8 {/ q, z+ b
技巧三:零件的布局 (布局的不同都会影响到电路的干扰和抗干扰能力)
- 根据电路中不同的功能进行分块处理(例如解调电路、高频放大电路及混频电路等) ,在这个过程中把强和弱的电信号分开,数字和模拟信号电路都要分开
- 各部分电路的滤波网络必须就近连接,这样不仅可以减小辐,这样可以提高电路的抗干扰能力和减少被干扰的机会。
- 易受干扰的零件在布局时应尽量避开干扰源,例如数据处理板上CPU的干扰等。
" E2 |% `+ V4 B9 }  a( r$ [
技巧四:布线的考虑(不合理的布线会造成信号线之间的交叉干扰)
- 不能有走线贴近PCB板的边框,以免于制作时造成断线。
- 电源线要宽,环路电阻便会因而减少。
- 信号线尽可能短,并且减少过孔数目。
- 拐角的布线不可以用直角方法,应以135°角为佳。
- 数字电路与模拟电路应以地线隔离,数字地线与模拟地线都要分离,最后接电源地

+ F6 i' y: n4 W5 ?% |6 K
减少电磁干扰是PCB板设计重要的一环,只要在设计时多往这一边想,自然在产品测验如EMC测验中便会更易合格。
% ~# b. R8 j' M# |
2 Q, r3 s- s: p

该用户从未签到

2#
发表于 2018-12-17 15:49 | 只看该作者
学习了 谢谢楼主
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-2 13:35 , Processed in 0.062500 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表