找回密码
 注册
12
返回列表 发新帖
楼主: 荒村战士
打印 上一主题 下一主题

[仿真讨论] 156.25M时钟信号回沟问题

[复制链接]

该用户从未签到

16#
发表于 2016-11-22 17:53 | 只看该作者
这信号回勾应该主要是反射引起的
8 j' q1 E& ~) T7 Q) w9 I1.电容离晶振太远,从晶振到芯片之间的传输路径容性负载不连续,导致末端芯片和电容之间发生多次反射,产生台阶和回勾。
1 ?. @# }+ `+ T' a, W2.过孔换层导致传输路径阻抗突变。) l+ A* {, N- b
3.另外,那两个电阻用了多少Ω的?

该用户从未签到

17#
发表于 2016-11-23 21:49 | 只看该作者

6 @! X+ m8 T7 J: W3 |  a% ~$ R# U涨见识了,不错

该用户从未签到

18#
发表于 2016-11-25 20:01 | 只看该作者
这个我觉得应该是测试位置不合理导致的。走线本来就不长,测试点选择在了中间,导致会有回沟。如果接收芯片管脚到DIE的走线不长的话在芯片下面测试应该会没有回沟。
  • TA的每日心情

    2024-8-4 15:31
  • 签到天数: 1 天

    [LV.1]初来乍到

    19#
    发表于 2017-4-26 16:30 | 只看该作者
    多拓扑结构很容易产生

    该用户从未签到

    20#
    发表于 2017-5-6 13:13 | 只看该作者
    1.楼主这是差分线吧,156M的时钟算是高速信号,除了上面说的几种情况,还需要注意的是过孔换层,意味着你的参考层也换了,所以这时候应该在过孔的地方增加接地孔,从而使参考层连贯。" D$ a- @( v+ x% g' y+ ]4 m! H. q
    2.另外这种差分线过孔之后还交叉走线,这种走法不好吧
    % O& u6 k% A5 e+ R! N3、以上都是可能的原因分析,最终都需要靠仿真来确认,以验证你的分析是否正确

    该用户从未签到

    21#
    发表于 2017-5-15 21:12 | 只看该作者
    回溝在參考點時容易造成信號誤判
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-31 08:00 , Processed in 0.078125 second(s), 19 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表