找回密码
 注册
关于网站域名变更的通知
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

该用户从未签到

406#
发表于 2011-6-27 17:46 | 只看该作者
回复 如风 的帖子8 v& f3 ~& U, G* c& `6 P  x% l

/ X$ ]8 A- O* T3 W$ o呵呵我也是被逼得没办法了,电子工程师老是改这改那,没办法, 有时赶时间就手工联线,发了板再改原理图,唉

该用户从未签到

407#
发表于 2011-6-28 09:24 | 只看该作者
谢谢,可以了,两层也行,层属性设置好久可以了4 Z5 ?/ a( S% p5 J( V

/ t3 f" f- h- c1 l( ~8 K" n
6 o3 T& V$ A  F: X                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          

该用户从未签到

408#
发表于 2011-6-28 10:08 | 只看该作者
好像俩曾值与用si 计算的值不对应

点评

是的.还要更改介质厚度  发表于 2011-6-30 16:05
头像被屏蔽

该用户从未签到

409#
发表于 2011-6-28 15:34 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

410#
发表于 2011-6-30 10:52 | 只看该作者
回复 jimmy 的帖子; {. b5 K3 z& k
% `* p7 R; K8 }  B, T( c
你好,我画的图出现这样的问题,怎么解决呢?https://www.eda365.com/thread-13627-1-1.html
) x% u' p6 H" I: |# d- e
2 [- V% q0 J) c5 k类似问题https://www.eda365.com/forum.php?mod=viewthread&tid=31122&extra=#pid454087
( |5 }6 U' O6 |求解8 m$ E$ A3 ~- z7 V9 Q% y

点评

贴子里面已有答案.  发表于 2011-6-30 16:06

该用户从未签到

411#
发表于 2011-7-2 12:44 | 只看该作者
请问下楼主,我在别人PCB上保存下的decals建起老是出错,我想知道这其中的差别是?

点评

别人PCB的层数是不是被max layer了?  发表于 2011-7-4 11:59

该用户从未签到

412#
发表于 2011-7-4 21:25 | 只看该作者
挖坟啦,挖坟啦! 28326856这个群貌似已经不允许加入。# h% `' Q# a5 P$ j( e* r

* E5 k  ]$ k& k) p$ v0 a3 R5 Y% V 加不了!!

该用户从未签到

413#
发表于 2011-7-4 21:28 | 只看该作者
PCB中,默认规则中,设为6MIL。由于有个芯片引脚间间距比较密(小于6MIL),如果采用默认的设计规则,DRC时,会显示报错。因而采用规则优先级,在COMPONENT中,对此元器件单独设置,间距设为5MIL
; F9 w% v+ W) e2 k; a: Y    但再进行DRC时还会报错。不知道是什么原因?    注:此DRC虽然不影响最终的PCB生产,自己明白是由于引脚太密造成了,但这个问题不解决心里总不爽: B0 ?$ V" l- y7 ~- g6 r, S
   还请JIMMY指点下

点评

我是用6mil检查一次后,发现只有芯片这里报错.我会将规改成5mil再检查一次...如果没有问题就OK了  发表于 2011-7-5 09:58

该用户从未签到

414#
发表于 2011-7-6 10:21 | 只看该作者
本帖最后由 jimmy 于 2011-7-6 12:55 编辑
: W8 h* Y, s+ `5 v' I& U
: \" i. U1 A, W' |* D% G请教JIMMY,PADS ROUTE的用法,在PADS ROUTE里布线的话LAYOUT里没有同步啊.这是什么原因?* Q  y' p# m# G0 \  `

, |0 s$ ]$ ^  j+ a1 M2 `
% @9 i7 Y# F5 g! U% |+ l- H
5 r: s& J0 p9 m& Y2 D& h, w, Rjimmy回复:
: K4 o% R: s& w& C) k# R* J
1 w  _5 w3 Q6 T/ H / p) }2 s& B7 i) _. F
. o3 n# h& i4 q. Z5 X! }

该用户从未签到

415#
发表于 2011-7-6 10:27 | 只看该作者
还有就是ROUTE里加过孔怎么加啊

点评

shift+左键  发表于 2011-7-6 12:55

该用户从未签到

416#
发表于 2011-7-6 17:13 | 只看该作者
本帖最后由 jimmy 于 2011-7-8 11:02 编辑 ) b( d* J* E; T& D* I

: Q9 {% w3 H* }4 u& I) b请教,如何把在布线的时候切换过孔,VIA我设置了有两种,但布线的时候一直是一种,不会切换,如何切换呢???
" w9 m+ j0 E  a" P- m; l7 Y5 j+ c6 ?& h$ P1 S$ I1 a' ^
( z9 L( L2 t. {2 ?
jimmy回复:3 f6 h$ @7 U' p4 J
3 x% F2 ^- f; C2 J. b
键入无模命令VT,回车后,就可以进行选择了.: h& U1 T+ d$ ]5 ], ^/ F6 A
& [' g$ O3 S* B0 {+ @+ w0 h
% K" [1 g5 m8 q( [4 N

该用户从未签到

417#
发表于 2011-7-7 08:59 | 只看该作者
请教JIMMY,PADS里要画多张原理图,有没有主次规定呢?就直接添加页,导出就可以吗??

点评

通过页间连接符off-page就可以了  发表于 2011-7-8 11:03

该用户从未签到

418#
发表于 2011-7-7 11:51 | 只看该作者
请问:
" g( [  A# X: b4 b# k! Cpads2007在手动布线时,怎么看不到当前线的宽带?请高手指教!
* s& O, H  j: c7 J3 O

点评

设好相关的规则就可以了,如default,class或net规则  发表于 2011-7-8 11:04

该用户从未签到

419#
发表于 2011-7-7 16:21 | 只看该作者
jimmy 好厉害

该用户从未签到

420#
发表于 2011-7-7 17:53 | 只看该作者
回复 jimmy 的帖子. k& S3 t6 Y* q3 U

7 q5 e! L* q8 I4 }请教LZ:! B, T; ~1 v8 e# g  r# H
我的电脑里安装了PADS9.0精简版(原来有安装过PADS2005,后来不行了重装也不行,没办法只好装了PADS9.0精简版),将LAYOUT好的PCB导出POWER PCB5.0.asc文件,再用另外台电脑PADS2005导入刚才“导出POWER PCB5.0.asc文件”,却出现以下“警告和ascii.err”问题(见附件),但用另台也装了PADS9.0精简版导入却没有问题;
还有原来用PADS2005LAYOUT好的PCBPADS9.0精简版打开后,再导出POWER PCB5.0.asc文件,用另外台电脑装PADS2005导入却没有问题。不知是什么原因,烦请楼主请教 ,谢谢!

# M: _0 U" I7 M, T! y$ \3 k; U

点评

我有点被你绕晕了,哈哈. 9.0打开或导入后会修正原来设计上的一些不符合"规范"的东西. 你最后面的导的asc应该不是之前说的第一份asc吧?  发表于 2011-7-8 11:07
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-18 12:49 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表