找回密码
 注册
关于网站域名变更的通知
查看: 6828|回复: 34
打印 上一主题 下一主题

[仿真讨论] DDR2数据线调试问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-9-18 14:46 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近自己画了一板子,主芯片是DM365,DDR2内存芯片是MT47H64M16BT-37E。首先板子上的其他部分,电源、晶振、串口,网口等都已经正常了。目前调试的时候遇到个不能解决的问题,求大神指点啊!现象如下:- S0 o& y2 Z- Q( a4 Z$ I: s! S. o
1、数据线低8位能正确读写,高8位不能,在每次断电重启的情况下,高八位的读写结果不同,随机的。1 |) v9 K& t. S
2、地址线是正常的,我是在屏蔽高8位读写结果的情况监测地址线的,全部遍历64M空间都能正常读写。
1 B% I1 N  q( `# U3、用示波器观察高八位的数据线(在匹配电阻靠近DDR芯片端)上的写信号,数据线上有信号,且与低8位基本一样。
) K& a! L, \* i# L! e$ B附件为高8位数据信号线上的写信号。
6 G* u4 J5 l6 P% U+ L- \: A/ j7 ~" Z" n) d/ O9 t% ^& J
" |$ f2 U" d. g' u
我现在怀疑的原因有两点:* R2 l( c% i% T% [( K( I' _
1、DDR2芯片的焊接有问题,可能高8位数据接口相关的电源管脚没有焊接上,BGA封装,苦于没法检查;
. O1 P0 p4 I% g: [6 W) x; g2、时序问题,高8位和低8数据线的读写使能DQS信号是独立(分别为DQS1、DQS0),可能是高8位的时序不一致(布线的时候要求是一样的),示波器看DQS1差分信号很微弱,DQS0也是,没有明显的高低电平变化,这个很奇怪。) x+ L+ r6 G, \  m5 s

3 B7 |, z: I( D希望各位大神、有经验的同道帮着看下,给小弟点意见!

12.gif (294.88 KB, 下载次数: 12)

12.gif

该用户从未签到

2#
 楼主| 发表于 2012-9-20 10:11 | 只看该作者
自己顶下!
  • TA的每日心情

    2025-11-21 15:00
  • 签到天数: 58 天

    [LV.5]常住居民I

    3#
    发表于 2012-9-20 12:05 | 只看该作者
    ddr2的控制器高八位与低八位都有可调整相位的DLL,2的DLL值应该不一样,默认是一样的。调试时调完高八位的相位后再调第八位。调完后固定。

    该用户从未签到

    4#
     楼主| 发表于 2012-9-24 20:37 | 只看该作者
    本帖最后由 hcjyddup 于 2012-9-24 20:55 编辑
    - h+ G' M0 Z+ ~, Q. D3 t
    willyeing 发表于 2012-9-20 12:05
    0 u6 E- e+ \8 s1 W. h1 s) Lddr2的控制器高八位与低八位都有可调整相位的DLL,2的DLL值应该不一样,默认是一样的。调试时调完高八位的相 ...

    , H0 A$ m+ g$ ^$ l, X5 Z
    / y  m  U6 V" @  }4 |2 @  Z你好,谢谢您的回答,之前的问题后来无意中发现时DSQ1匹配电阻有一个虚焊了,所以高8位一直随机的,解决后,现在的现象更奇怪:下面是我对DDR进行读写全5操作,结果如下* M: s6 H0 R! ?3 R! N' d
         地址                   数据                  数据
    ' z, x9 @0 ~0 L2 v/ H5 X+ z' y) b& ?! B" M0x80000000        0x00550055        0x00550055& H/ [$ m- C- s1 t: t* G5 L
    0x80000008        0x55555555        0x55555555+ B' Q: a" w2 |  _; s( u. U
    0x80000010        0x00550055        0x00550055; H! p# B% E" z/ ?+ y1 Y
    0x80000018        0x55555555        0x55555555$ _+ F# X0 N. n* i! l/ ~
    0x80000020        0x00550055        0x00550055
    6 K/ M. s  A3 s2 j) Z9 ]0x80000028        0x55555555        0x555555559 G# Z1 l6 J( A/ n/ m
    0x80000030        0x00550055        0x00550055
    + S3 T% W7 w/ [) h* Q0x80000038        0x55555555        0x55555555
    7 Z3 }& i3 O1 X2 r4 E( J" I0x80000040        0x00550055        0x005500558 H* k2 v; t* `3 a( @2 v
    0x80000048        0x55555555        0x555555558 r) L9 o! |5 I" \& p
    0x80000050        0x00550055        0x00550055
    0 K+ ?+ {' m4 L9 l* I- m0x80000058        0x55555555        0x555555551 ?/ s9 W+ e7 ~% Z. L4 `* e
    .....& i3 T# {- k$ k1 m

    9 L2 j9 u& p5 J) ]/ |# y0 S- ~读写全F,全A操作现象一样。就是高8位数据在地址低第4位为高时正常,为低时为全0。这应该不是地址线的问题...还可能是DLL相位的问题吗?
  • TA的每日心情

    2025-11-21 15:00
  • 签到天数: 58 天

    [LV.5]常住居民I

    5#
    发表于 2012-9-26 11:44 | 只看该作者
    hcjyddup 发表于 2012-9-24 20:37 " ]2 ^* C3 @# {3 ~2 N* r& D
    你好,谢谢您的回答,之前的问题后来无意中发现时DSQ1匹配电阻有一个虚焊了,所以高8位一直随机的,解决 ...
    4 U6 I  X  M1 b8 I3 U. A; Q; Y" Z
    测试一下地址与时钟的关系,看看这几位地址的建立和保持时间够不够。是否地址与clk的相位不对。

    该用户从未签到

    6#
     楼主| 发表于 2012-9-27 15:34 | 只看该作者
    我在读写屏蔽了高8位,然后对整个DDR空间遍历,没个地址写的数据不一样,依次递增,读回来都是对的,所以应该不是地址线的问题吧

    该用户从未签到

    7#
    发表于 2012-9-27 17:00 | 只看该作者
    DDR跑步起来吗,是的话就比较苦逼了。这问题难找

    该用户从未签到

    8#
     楼主| 发表于 2012-9-28 09:29 | 只看该作者
    xyy_zhong 发表于 2012-9-27 17:00 ! _6 A6 I9 t: O; F
    DDR跑步起来吗,是的话就比较苦逼了。这问题难找

      @- ]5 Y7 v7 k' M+ l3 P0 ]是啊,跑起来了,低8位的数据都能正常读写了...苦逼了好久了,问好多人都想不明白啊
  • TA的每日心情

    2025-11-21 15:00
  • 签到天数: 58 天

    [LV.5]常住居民I

    9#
    发表于 2012-9-28 18:59 | 只看该作者
    hcjyddup 发表于 2012-9-28 09:29 / p( l# P; j' A9 C0 q0 t; L- U$ u2 P
    是啊,跑起来了,低8位的数据都能正常读写了...苦逼了好久了,问好多人都想不明白啊

    3 w4 a. f2 ]2 N+ M2 HDDR跑起来之前要测试是否有合适的相位,这个工作你做了吗,按照我说的做先低8位组,在高八位组,然后2个合并一起,需要写个程序,主要是读的,因为DDR需要去检测和锁定主芯片发来的CLK。写的话主芯片相移90,DQS对在DQ中间发出去的。相位写侧读,然后再去考虑写,用的是哪个厂家的。
  • TA的每日心情

    2025-11-21 15:00
  • 签到天数: 58 天

    [LV.5]常住居民I

    10#
    发表于 2012-9-28 19:00 | 只看该作者
    hcjyddup 发表于 2012-9-28 09:29
    " O; Z5 m. G8 \8 O: Y是啊,跑起来了,低8位的数据都能正常读写了...苦逼了好久了,问好多人都想不明白啊
    , g5 M+ s& i5 g$ s9 Z. A
    是否把PCB的这一块发上来瞧瞧,是否SI/PI没处理好。
  • TA的每日心情

    2025-11-21 15:00
  • 签到天数: 58 天

    [LV.5]常住居民I

    11#
    发表于 2012-9-28 19:03 | 只看该作者
    hcjyddup 发表于 2012-9-27 15:34
    6 s* J  r+ i& \" K* g. L我在读写屏蔽了高8位,然后对整个DDR空间遍历,没个地址写的数据不一样,依次递增,读回来都是对的,所以应 ...
    & w2 ?6 c9 s) _4 q
    一定学会测眼图,这玩意儿一看就清楚的很。

    该用户从未签到

    12#
     楼主| 发表于 2012-10-7 13:35 | 只看该作者
    willyeing 发表于 2012-9-28 19:03 ; l; f1 S5 D2 M- o
    一定学会测眼图,这玩意儿一看就清楚的很。

    # o. z" ~9 b8 g; p, f5 |6 a2 }芯片是Micron的,DDR的布线用了三层(顶层,中间信号层和底层)如附图;谢谢您的指导,我开始认真测试下相位关系,眼图测试还不熟悉。4 K3 S% ~) i) x1 S: ]' C$ K

    1.jpg (34.13 KB, 下载次数: 10)

    1.jpg

    2.jpg (22.44 KB, 下载次数: 7)

    2.jpg

    3.jpg (19.08 KB, 下载次数: 8)

    3.jpg

    该用户从未签到

    13#
    发表于 2012-10-7 17:24 | 只看该作者
    1. ) 先就 1# 楼的图说明,若以这个数据线的测试波形而言,这应该是一个无效的数据,它的信号变化只呈现在 0.9V以上, DDR2 的信号应该是以 0.9 V 为中心,往上下张开至少要 +/- 0.25 V。! h2 H$ e6 t4 p
    ( ^% T4 X- U2 q; G: D4 i
    2. ) 12#楼的 Layout 图而言,这似乎是一个没有考虑信号参考回流的设计 (除非还有参考层没有贴出 ),信号走线没有完整的参考平面,回流将到处乱窜,影响信号品质。

    该用户从未签到

    14#
     楼主| 发表于 2012-10-7 20:08 | 只看该作者
    honejing 发表于 2012-10-7 17:24
    - @6 r3 W1 V' N8 c: s1. ) 先就 1# 楼的图说明,若以这个数据线的测试波形而言,这应该是一个无效的数据,它的信号变化只呈现在  ...

    + p: X) R) o8 _1 M0 m0 v, R  c9 c1、看规格书我也觉得这个信号参数奇怪,但是对比了一个正常的板子,同样的信号,也是这样的测量结果/ z# f: D' ~% W& p1 N+ J4 x$ y
    2、参考平面有,整个板子有8层,中间分别为信号,信号,地,电源,地,信号

    该用户从未签到

    15#
    发表于 2012-10-7 22:11 来自手机 | 只看该作者
    那可能是你沒有量到正確的信號,你的trigger level設在0V,可能抓到不正確的地方。通常我會用兩個條件來當觸發條件
    : p0 L7 Y4 x: B" N+ _& u! ?( I- K# W第一用DQ再接著DQS@0.9V。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-22 21:37 , Processed in 0.156250 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表