|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
最近自己画了一板子,主芯片是DM365,DDR2内存芯片是MT47H64M16BT-37E。首先板子上的其他部分,电源、晶振、串口,网口等都已经正常了。目前调试的时候遇到个不能解决的问题,求大神指点啊!现象如下:# V& f, d/ Z0 X
1、数据线低8位能正确读写,高8位不能,在每次断电重启的情况下,高八位的读写结果不同,随机的。4 o& K0 ]% G6 E* |# e8 I* f' ^
2、地址线是正常的,我是在屏蔽高8位读写结果的情况监测地址线的,全部遍历64M空间都能正常读写。
b2 y! V: i) T3、用示波器观察高八位的数据线(在匹配电阻靠近DDR芯片端)上的写信号,数据线上有信号,且与低8位基本一样。
1 L# F; ^" U' p附件为高8位数据信号线上的写信号。) s2 I- A) l; y5 s: E0 s
, a7 X" \/ B, ~! p' S% s" K( l4 q$ f
+ N X# ]9 ]1 V) K8 {) x5 J1 E3 N
我现在怀疑的原因有两点:
, V2 p9 e6 g! I1、DDR2芯片的焊接有问题,可能高8位数据接口相关的电源管脚没有焊接上,BGA封装,苦于没法检查;; Q' {2 }) u3 v9 ~; g' G6 ^
2、时序问题,高8位和低8数据线的读写使能DQS信号是独立(分别为DQS1、DQS0),可能是高8位的时序不一致(布线的时候要求是一样的),示波器看DQS1差分信号很微弱,DQS0也是,没有明显的高低电平变化,这个很奇怪。
' H' D% T9 z* l' B& q3 P) q
$ h% D4 }2 k, B$ q# p6 F" _希望各位大神、有经验的同道帮着看下,给小弟点意见! |
|