找回密码
 注册
关于网站域名变更的通知
查看: 7220|回复: 21
打印 上一主题 下一主题

请教时钟线上高频滤波电容和电阻的选择

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-7-20 19:18 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教时钟线上高频滤波电容的选择:我本人手头上现在有块板主CPU时钟是60M的,还有2个PHY的时钟是25M,PHY还有接受时钟和发送时钟(可以是2.5M,25M和125M的,分别对应的速度是10M/100M/1000M的网络传输),我们做IEMI测试发现是125M,250M,375M,500M,675M几个点超标,明显是125M出了问题,CPU用的60M有源晶体,2个PHY公用一个25M的有源晶体,请问高手我在这里主要时钟线上该怎么样匹配电阻和电容(原来只是始端串接22,我试过33,50,100,330的电阻但是效果不是很好),主要的时钟线有CPU-60M,PHY-25M,PHY0-TXC,PHY0-RXC,PHY1-TXC,PHY1-RXC,电容的计算公式是怎么样的呢?是f=1/2π*根号下LC的吗?电阻是要仿真得出的,有比较好的经验直吗?我是这样匹配的,时钟线两边有串接电阻,靠近晶体的电阻接电容,这样匹配合适吗?电阻电容直是怎么样的公式确定的呢?比如我想把125M的滤波掉,怎么样确定电容直呢,用哪个公式计算呢?还有电阻呢?请大家指教,谢谢!!!!!!!

该用户从未签到

2#
发表于 2008-7-21 10:12 | 只看该作者
你讲的好乱,贴图上来大家帮你分析吧。原理图的对应部分就可以了,方便就把PCB部分的也贴上来。
头像被屏蔽

该用户从未签到

3#
发表于 2008-7-21 13:34 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

4#
 楼主| 发表于 2008-7-21 13:43 | 只看该作者

谢谢斑竹的热心回帖,贴图如下

谢谢斑竹的热心回帖,贴图如下:
3 z! {( }/ s& f) H# J; o) ^
" }$ z, O& W8 ~6 C# l6 N8 [, E. x% A9 X4 q

CPU-CLK(60M).jpg (33.13 KB, 下载次数: 9)

CPU-CLK(60M).jpg

该用户从未签到

5#
 楼主| 发表于 2008-7-21 13:46 | 只看该作者

PHY的

2个PHY的发送和接受时钟. h& B" P! v5 K+ f# o2 [

# l0 G/ h! U& [! g" T9 X1 K6 ]( y5 `4 x
2个PHY公共的主时钟25M( B$ i' \, m3 M3 z6 U$ m

/ b/ P$ U0 N  A; r4 e( A9 W: o$ o+ b# ^+ G8 {
# ?  L' q. [2 W" x
+ Z! D, r, A8 L& U4 c
:你用的一驱动多网络,比较不合适,可以考虑用一个时钟buffer,这样设计不能保证芯片接收端的信号质量,你可以提供PHY20M接受端的时钟信号。# [5 ^1 ^& p5 B" n" i# E$ S  Y

! h& w; `& k# T7 l% V7 i/ b×××××××××××××××××25M的电源滤波×××××××××××××××××8 a' k4 ^8 {7 W, g# I; d
6 M) p" [5 n( q+ [* b$ t
增加100n的试试,感觉你的时钟处理比较简单。你再测试一下3.3V的电源汶波,时钟芯片通常做派滤波,要不你更换一个25M的时钟晶振。
( Z1 m( S& k0 Q4 `* [, _
: L5 A  z  @0 J/ m( s
8 S8 W/ f9 T" Y& B- E+ _7 z2 K
# n) b5 B$ f; f5 P**************************************************************************************
; P# w  H2 |9 f2 F# D8 G$ ~* C
! Z! a. l2 M: m( i" n  e1 O[ 本帖最后由 liqiangln 于 2008-7-22 09:15 编辑 ]

PHY0.jpg (87.8 KB, 下载次数: 0)

PHY0.jpg

phy-clk(25M).jpg (42.23 KB, 下载次数: 0)

phy-clk(25M).jpg

该用户从未签到

6#
 楼主| 发表于 2008-7-21 14:53 | 只看该作者

PCB上主要时钟线图片


0 y, g4 ]8 o0 o2颗PHY,每个有主时钟,发送时钟,接受时钟,对应白色线:* N2 u9 [8 n. h! b$ _3 B' E% _

! L+ l# c5 |  e9 H* i
* F- X1 ~  Y: j5 sPHY的主时钟25M,可以是CPU提供,也可以是25M的晶体提供:8 I3 p+ m) G/ h: `" k$ C
4 f5 u( [# Z% B) O( a% h  @
CPU的主时钟60M的,串接的电阻是22的:

CPU-CLK(60M)串接的是22的电阻.jpg (67.2 KB, 下载次数: 5)

CPU-CLK(60M)串接的是22的电阻.jpg

该用户从未签到

7#
 楼主| 发表于 2008-7-21 15:04 | 只看该作者

还有个DDR的时钟每根的时钟是150M的

还有个DDR的时钟每根的时钟是150M的,串接的是22的电阻:
* O- o1 b- [6 C0 y% `9 e 1 P2 L2 {# Y, S1 X: b1 z
EMI测试的10M,100M,1000M结果如下:1 c' T; [0 J5 H

2 t; w/ v/ d7 q& ^7 o3 k ) c1 p9 B- B; i* u+ ^6 F
2 F' @' J; F, ^9 n/ r! M
* B: m7 S* P/ U/ T2 K* j  \4 f

1 E& t! d9 L9 W1 ~/ o. S! l% u% ^
$ v/ E3 b5 l" ]请各位有空余时间的话 ,帮忙看下,分析下啊!!!!!谢谢!!!!!!

该用户从未签到

8#
发表于 2008-7-22 09:05 | 只看该作者

25M PHY时钟设计不是很好,可以考虑增加时钟buffer,现在的设计不能保证PHY端的信号质量,比如说上升沿的要求,可以提供测试波形!

该用户从未签到

9#
发表于 2008-7-22 09:12 | 只看该作者

过class A或者class B 的时钟,你让他们把25M包括进来,感觉你的25M就有问题。
. d* [6 F+ I0 j& {* G4 G( n9 T4 |/ r* g* P
你的25M时钟走线,在分叉处走的是直角,并且在分叉处没有端接电阻,要知道,如果走线一分叉,阻抗要不连续,引起的反射就较大:解决方法,你可以在PHY的25M接受端下拉RC端接。8 f, h/ t! n9 K+ J4 B# W4 v

5 D9 |  @4 e: yCPU输出的25M时钟不要给PHY用,不能保证精度和jitter.# x7 k* e/ e7 j0 }- [  F: @
  ]5 D! F4 F8 d9 o
你还是先从25M下手。(125M只是你25M生成的,一般不会出问题,如果出问题,只能说明你在网口处的接地不是很好(EMI不到位))

该用户从未签到

10#
发表于 2008-7-22 09:16 | 只看该作者
×××××××××××××××××25M的电源滤波×××××××××××××××××
, b  Y8 ?$ Q& N& ?) G0 L) V/ {* q; o" L4 o3 N9 P5 q9 G1 w0 {  FEDA365论坛
: f' d( N( t) P# j* R: d5 d7 e1 B+ ~, _* C5 M# KPCB论坛网站增加100n的试试,感觉你的时钟处理比较简单。你再测试一下3.3V的电源汶波,时钟芯片通常做派滤波,要不你更换一个25M的时钟晶振。. s0 s8 U:

该用户从未签到

11#
 楼主| 发表于 2008-7-22 11:27 | 只看该作者

非常感谢楼上的高手的热心回帖!!!

非常感谢楼上的高手的热心回帖!!!请问这里提到的增加时钟buffer是怎么回事,具体是怎么样的做呢?可以提供测试波形是什么呢?能说明白点吗?谢谢!!!:  E7 r7 H3 r2 O% |0 q" K
' ?, |. N2 C" V) Y4 }
这里说的加100N的上接地电容吗?具体的计算公式是用哪个呢?,谢谢!!!!!! G# i) ^! m9 h( a4 f

/ w3 B! R! A5 n' D; u) t* `$ U' F

该用户从未签到

12#
发表于 2008-7-22 12:07 | 只看该作者

非常感谢楼上的高手的热心回帖!!!请问这里提到的增加时钟buffer是怎么回事,具体是怎么样的做呢?可以提供测试波形是什么呢?能说明白点吗?谢谢!!!
, R9 B1 M" x% c+ ]' x1 j
9 h  z1 I9 }' o' s8 m6 z: buffer就是时钟驱动器的意思,可以是1驱动2路段意思" H6 }5 T& K& @$ H4 j" b4 K" E4 H
( I2 x: ?0 f0 h% a3 m+ R
波形:你 要拿示波器测量PHY接受端的25M的信号质量,看看时候正常。

该用户从未签到

13#
发表于 2008-7-22 12:09 | 只看该作者

' i% U6 s+ v& K  {2 E& ^$ O0 v; F1 A
这里说的加100N的上接地电容吗:我是说需要增加一些高频电容 100nf(或者10nf)的意思,计算公式 你可以在网上找到,但是经验值,可以考虑增加派形滤波,就是中间要串磁珠的设计,具体上网找。
头像被屏蔽

该用户从未签到

14#
发表于 2008-7-24 13:41 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

15#
发表于 2008-7-24 22:50 | 只看该作者
正如楼主所说应该是千兆时钟线(125M)引起的.如果是25M导致,那么它的三阶和五阶应该都会有很明显的尖峰,但是没有:
9 X. E" W( l! E6 F& fclass A 和class B 的其实扫面频率是30M。不包括25M
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-10 10:06 , Processed in 0.140625 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表