找回密码
 注册
关于网站域名变更的通知
查看: 7460|回复: 21
打印 上一主题 下一主题

请教时钟线上高频滤波电容和电阻的选择

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-7-20 19:18 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教时钟线上高频滤波电容的选择:我本人手头上现在有块板主CPU时钟是60M的,还有2个PHY的时钟是25M,PHY还有接受时钟和发送时钟(可以是2.5M,25M和125M的,分别对应的速度是10M/100M/1000M的网络传输),我们做IEMI测试发现是125M,250M,375M,500M,675M几个点超标,明显是125M出了问题,CPU用的60M有源晶体,2个PHY公用一个25M的有源晶体,请问高手我在这里主要时钟线上该怎么样匹配电阻和电容(原来只是始端串接22,我试过33,50,100,330的电阻但是效果不是很好),主要的时钟线有CPU-60M,PHY-25M,PHY0-TXC,PHY0-RXC,PHY1-TXC,PHY1-RXC,电容的计算公式是怎么样的呢?是f=1/2π*根号下LC的吗?电阻是要仿真得出的,有比较好的经验直吗?我是这样匹配的,时钟线两边有串接电阻,靠近晶体的电阻接电容,这样匹配合适吗?电阻电容直是怎么样的公式确定的呢?比如我想把125M的滤波掉,怎么样确定电容直呢,用哪个公式计算呢?还有电阻呢?请大家指教,谢谢!!!!!!!

该用户从未签到

2#
发表于 2008-7-21 10:12 | 只看该作者
你讲的好乱,贴图上来大家帮你分析吧。原理图的对应部分就可以了,方便就把PCB部分的也贴上来。
头像被屏蔽

该用户从未签到

3#
发表于 2008-7-21 13:34 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

4#
 楼主| 发表于 2008-7-21 13:43 | 只看该作者

谢谢斑竹的热心回帖,贴图如下

谢谢斑竹的热心回帖,贴图如下:. W$ O. E4 H! R" v( c9 U- |

$ F- J4 l' I5 w  U& g9 `# I" ]3 }. |+ q9 z

CPU-CLK(60M).jpg (33.13 KB, 下载次数: 15)

CPU-CLK(60M).jpg

该用户从未签到

5#
 楼主| 发表于 2008-7-21 13:46 | 只看该作者

PHY的

2个PHY的发送和接受时钟' b5 J& R- \! [9 r  l
! A7 H1 |, U. W5 u2 J

+ ^% B' ~( }5 {; v5 s2 ~2个PHY公共的主时钟25M# Y6 R; R3 B; c1 g) t

: ^, s$ J, n  Q' W% F/ x  }5 m
# l% c' G2 n1 a; K3 U9 `. ^$ _% W4 j6 M

; W: `( Q. j0 w( b :你用的一驱动多网络,比较不合适,可以考虑用一个时钟buffer,这样设计不能保证芯片接收端的信号质量,你可以提供PHY20M接受端的时钟信号。$ j  Q, w4 J5 ]; i6 }

0 o! O+ {9 r# j6 [( I) D. p×××××××××××××××××25M的电源滤波×××××××××××××××××
" l* I! {4 I# s, {4 w4 K6 B/ X: O8 C* W( O  M6 D- |
增加100n的试试,感觉你的时钟处理比较简单。你再测试一下3.3V的电源汶波,时钟芯片通常做派滤波,要不你更换一个25M的时钟晶振。+ _! p) r1 g' v9 E5 S
2 m4 `( J$ K0 O1 C) C" \, o

8 [" X* t( N. `( s5 U/ r; h( }0 j; L) h- {( J" a7 r+ }: H
**************************************************************************************
+ N4 d* Y2 s# p; ?- `; p# i3 U' ]4 H/ R( R. g9 K  c4 l/ p
[ 本帖最后由 liqiangln 于 2008-7-22 09:15 编辑 ]

PHY0.jpg (87.8 KB, 下载次数: 1)

PHY0.jpg

phy-clk(25M).jpg (42.23 KB, 下载次数: 4)

phy-clk(25M).jpg

该用户从未签到

6#
 楼主| 发表于 2008-7-21 14:53 | 只看该作者

PCB上主要时钟线图片

2 x* M* }3 i9 x: I5 B! ?
2颗PHY,每个有主时钟,发送时钟,接受时钟,对应白色线:" o- c5 U7 k/ b* `9 `
5 ?2 l4 F1 M( Y; b

) _: Q7 }# {: `6 _9 ]; f8 z* ~PHY的主时钟25M,可以是CPU提供,也可以是25M的晶体提供:" o7 m6 ?/ z$ K4 I* w' {' [

, D8 `+ Y5 Z$ W9 n' X9 ZCPU的主时钟60M的,串接的电阻是22的:

CPU-CLK(60M)串接的是22的电阻.jpg (67.2 KB, 下载次数: 8)

CPU-CLK(60M)串接的是22的电阻.jpg

该用户从未签到

7#
 楼主| 发表于 2008-7-21 15:04 | 只看该作者

还有个DDR的时钟每根的时钟是150M的

还有个DDR的时钟每根的时钟是150M的,串接的是22的电阻:% S. g3 q- H' H) d6 J. b5 U  y1 g
$ p7 E5 s8 x" M; _6 N& D
EMI测试的10M,100M,1000M结果如下:6 m1 a" a! `3 ^% v9 I' b

" L2 F8 O! e) ]& b: p 2 E/ R. w( c' V

5 p8 M: C& m! }8 X7 o* K9 b( k
. [* Z+ x4 c! ?& T7 i6 [ 3 h3 y$ B4 z! @
# m1 R; o! p, q- N, w& _& a
请各位有空余时间的话 ,帮忙看下,分析下啊!!!!!谢谢!!!!!!

该用户从未签到

8#
发表于 2008-7-22 09:05 | 只看该作者

25M PHY时钟设计不是很好,可以考虑增加时钟buffer,现在的设计不能保证PHY端的信号质量,比如说上升沿的要求,可以提供测试波形!

该用户从未签到

9#
发表于 2008-7-22 09:12 | 只看该作者

过class A或者class B 的时钟,你让他们把25M包括进来,感觉你的25M就有问题。
; ?' @# e7 g5 I# N1 n. R, Z8 o3 F* {
你的25M时钟走线,在分叉处走的是直角,并且在分叉处没有端接电阻,要知道,如果走线一分叉,阻抗要不连续,引起的反射就较大:解决方法,你可以在PHY的25M接受端下拉RC端接。
' q5 `% `2 s' s' ?* V6 K" E
. B6 K% C: M) \& Q& d  \CPU输出的25M时钟不要给PHY用,不能保证精度和jitter.) T* ?2 M  i0 J" v! G; e3 k1 l* S

8 T. u- D8 Q3 B/ o* V你还是先从25M下手。(125M只是你25M生成的,一般不会出问题,如果出问题,只能说明你在网口处的接地不是很好(EMI不到位))

该用户从未签到

10#
发表于 2008-7-22 09:16 | 只看该作者
×××××××××××××××××25M的电源滤波×××××××××××××××××
6 h: g7 Y" I- L8 e* q; o" L4 o3 N9 P5 q9 G1 w0 {  FEDA365论坛
4 P; w% {) ?7 u0 [. N7 e1 B+ ~, _* C5 M# KPCB论坛网站增加100n的试试,感觉你的时钟处理比较简单。你再测试一下3.3V的电源汶波,时钟芯片通常做派滤波,要不你更换一个25M的时钟晶振。. s0 s8 U:

该用户从未签到

11#
 楼主| 发表于 2008-7-22 11:27 | 只看该作者

非常感谢楼上的高手的热心回帖!!!

非常感谢楼上的高手的热心回帖!!!请问这里提到的增加时钟buffer是怎么回事,具体是怎么样的做呢?可以提供测试波形是什么呢?能说明白点吗?谢谢!!!:9 f2 T7 P1 k4 a! h! w; n( \! c
$ Z8 a) L+ z: {9 P
这里说的加100N的上接地电容吗?具体的计算公式是用哪个呢?,谢谢!!!!!
8 S( n8 d) \( n8 y$ z0 M( q
" Q, t* x: q% t5 H2 [  o

该用户从未签到

12#
发表于 2008-7-22 12:07 | 只看该作者

非常感谢楼上的高手的热心回帖!!!请问这里提到的增加时钟buffer是怎么回事,具体是怎么样的做呢?可以提供测试波形是什么呢?能说明白点吗?谢谢!!!4 v! \2 ], n8 u, f8 i* ?

' h9 b' Q) e& x- }& a: buffer就是时钟驱动器的意思,可以是1驱动2路段意思% @$ O- G0 ^3 \4 x
* W3 Y3 Q4 A- N  k
波形:你 要拿示波器测量PHY接受端的25M的信号质量,看看时候正常。

该用户从未签到

13#
发表于 2008-7-22 12:09 | 只看该作者

1 e' ]$ f6 l9 z0 j# d' V
: b+ T# a# M2 U+ T4 Y这里说的加100N的上接地电容吗:我是说需要增加一些高频电容 100nf(或者10nf)的意思,计算公式 你可以在网上找到,但是经验值,可以考虑增加派形滤波,就是中间要串磁珠的设计,具体上网找。
头像被屏蔽

该用户从未签到

14#
发表于 2008-7-24 13:41 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

15#
发表于 2008-7-24 22:50 | 只看该作者
正如楼主所说应该是千兆时钟线(125M)引起的.如果是25M导致,那么它的三阶和五阶应该都会有很明显的尖峰,但是没有:
5 G. K( }- S* Z0 hclass A 和class B 的其实扫面频率是30M。不包括25M
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-23 01:22 , Processed in 0.156250 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表