|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 w5555456 于 2014-8-2 22:32 编辑 o; R& N% v4 L9 h8 z
: d* x: F8 c4 \* V3 ^; [
描述:! [( a; S! C' B$ k6 ?
1、数据线和DQS均走在TOP和Mid1。长度误差150Mil。) F' @- @# y; l9 c1 u' U( ]' c
2、地址和控制线走在TOP、Mid2、Bottom,拓扑结构为T形分支等长,CPU分别到两片DDR的长度误差300mil。* ]% H2 b/ }' _7 Y9 R! Q2 i; O
3、时钟线从TOP换到Mid1,阻抗100欧。
! \* m7 ^: ~ M+ e6 K2 q 4、DDR的1.8V走在了Mid2,VCC层主要铺3.3V(给Mid2层的信号提供返回路径)。5 h% C/ ~6 m9 k+ S, `2 K/ j
5、信号线宽4mil,间距3mil(BGA区域)/4mil(其他区域),BGA区域内的信号线都采用盲孔设计。6 I1 ]% z, \: @6 t; {4 }
6、PCB中大部分无关的电路我都删了,CPU还有几个电源没有布,不过DDR相关的基本都弄完了。
/ ~) _3 c6 x1 j! X 7、所用软件,altium Designer 10.0$ ^3 G; r) v ` z3 {. L, R
7 }! U$ ?0 i( n! k* a B
PS:CPU的引脚间距是0.5mm的,过孔用的6/11.8mil,而且到焊盘的距离只有3mil,这样做出来板子焊接时是否会导致短路?有没有改善措施?2 f. y% U D9 |" p/ _
0 }/ g5 E; D4 Z. M: w( W: t( t( L( Z
" T' J1 X1 H0 V% T) v! f热烈欢迎各路高手前来指导!谢谢!!! |
|