找回密码
 注册
关于网站域名变更的通知
查看: 1208|回复: 12
打印 上一主题 下一主题

请教MII的由来!!!!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-7-17 21:36 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如标题,小弟初入硬件设计行业,想请教大神们,MII的由来,有想带徒弟的,告我一声!嘿嘿

该用户从未签到

2#
发表于 2014-7-18 11:05 | 只看该作者
MII ,或称为媒体独立接口,它是IEEE-802.3定义的以太网行业标准。它包括一个数据接口,以及一个MAC和PHY之间的管理接口。数据接口包括分别用于发送器和接收器的两条独立信道。每条信道都有自己的数据、时钟和控制信号。MII数据接口总共需要16个信号。管理接口是个双信号接口:一个是时钟信号,另一个是数据信号。通过管理接口,上层能监视和控制PHY。MII (Management interface)只有两条信号线。

点评

哈!我就知道有人會貼網搜到的這段話。^_^  发表于 2014-7-18 11:08

该用户从未签到

3#
发表于 2014-7-18 12:01 | 只看该作者
百度,谷歌来的快,直接复制!
6 \* V7 j' O  S; {& g! L上不了谷歌的童鞋们,可以试试这个 http://www.gfsoso.com/
  j3 b. J% Z: [* r" y+ l1 y6 y百度真心不好用。

该用户从未签到

4#
 楼主| 发表于 2014-7-18 22:21 | 只看该作者
DIA3BLO 发表于 2014-7-18 11:05
' E" e% Y) M7 U; o7 L& rMII ,或称为媒体独立接口,它是IEEE-802.3定义的以太网行业标准。它包括一个数据接口,以及一个MAC和PHY之 ...

7 o7 o2 N, V  m0 I4 a3 ]谢谢回复!您说的很对,不过,你只说了一个大家都知道的定义!嘿嘿

该用户从未签到

5#
 楼主| 发表于 2014-7-18 22:22 | 只看该作者
fallen 发表于 2014-7-18 12:01
; d: u5 {9 c; F" P7 D" _9 l百度,谷歌来的快,直接复制!
, X) l4 r% i+ b1 ]1 b7 R- l上不了谷歌的童鞋们,可以试试这个 http://www.gfsoso.com/
2 C6 z8 P. q8 Z! t8 e  z+ H6 I( A0 q百度真心不 ...
+ `2 z, P+ r2 q) E
同意你的观点,百度确实不怎么好用!

该用户从未签到

6#
发表于 2014-7-19 16:36 | 只看该作者

QQ图片20140719163858.jpg (134.33 KB, 下载次数: 7)

QQ图片20140719163858.jpg

该用户从未签到

7#
 楼主| 发表于 2014-7-19 17:54 | 只看该作者

- D' O" N6 n6 a: \  Q谢谢你的回答!不过,我想知道,MII的应用环境,以及什么时候需要进行端接匹配,用什么样的匹配?匹配电阻的阻值如何计算?PCB走线有什么要求?谢谢,嘿嘿!

该用户从未签到

8#
发表于 2014-7-21 11:02 | 只看该作者
MII的应用环境?----不太明白你需要知道些什么。
8 r7 h9 B" i# l0 Q2 C: _. J, u5 Y, t9 S, f, {9 [5 X/ M1 y
什么时候需要进行端接匹配?% W0 g+ H" C9 Q. M$ d4 n/ x
当信号大于100MHZ或者上升沿小于1ns或者你没有把握的周期性信号一般都需要端接。MII的接口除了CLK其他的可以不用端接。4 E: d: e0 y! Z, u
1 \4 B2 K/ Z& K
PCB走线要求:
' F( K1 u4 ?6 y4 Y. q信号分类组包,CLK串联电阻靠近远端并且单独包。
; p) T4 x7 D* D% a1 M" ]

该用户从未签到

9#
发表于 2014-7-21 20:20 | 只看该作者
看了你的回复  你对大家的回答都不满意  但是你的问题根本就什么意思表达不清楚  如何求解?

该用户从未签到

10#
 楼主| 发表于 2014-7-21 21:16 | 只看该作者
kevin890505 发表于 2014-7-21 20:20
4 q/ e% }/ `& F( P9 t看了你的回复  你对大家的回答都不满意  但是你的问题根本就什么意思表达不清楚  如何求解?
4 \) P2 `7 H! h: m# t, S
呵呵,没有不满意!可能我的问题确实有点模棱两可!对不起各位啦,再重新问一下吧!!!- ~9 j' J- V/ P
问题1:MII的由来,就是MII是由什么发展而来的或者是MII是因为什么而提出来的,因为MAC与PHY需要互联,还是因为MAC与PHY之间的互联速率提高了,而原有的协议不能满足要求,才提出MII这种接口?9 I/ }" S) z, y. \* s* y
问题2:MII接口PCB走线时,需要注意哪些因素,PCB走线的距离是多少?Mii接口是否需要源端阻抗匹配设计,如何进行阻抗匹配?谢谢

该用户从未签到

11#
发表于 2014-7-21 22:43 | 只看该作者
1,个人觉得  这应该缘由于通信协议  以及OSI模型,  就是说基于MAC和PHY的互联需求而规定的    MII本身就由于现在通信速率的提高一直衍生出新的内容  M​I​I​、​R​M​I​I​、​S​M​I​I​、​G​M​I​I​、​R​G​M​I​I​、​S​G​M​I​I​、​X​A​U​I​等等一系列- E4 `  f  T5 o, {9 X& c
2,按理论来说 MII应该等长,PCB单端信号60欧匹配,走线长度限制当然越短约好   但一般来说,没见过谁把MII走到1500mil左右以上的,所以等长什么一般完全忽略, 匹配阻抗就行了,不过具体阻抗要看芯片需求 不一定是精确的60     衍生的高速MII系列  就肯定随着速度越来越高  要求就越来越高,但由于采用高速差分结构,要求虽高,操作起来也没想的那么复杂了     到后面的QSGMII,XAUI就不解释了    弄不好就出问题
1 ?! U# ]6 ~* ~. J& _1 `
5 I5 P% e2 e8 ]! n8 a个人理解,仅供参考  

该用户从未签到

12#
发表于 2014-7-22 10:21 | 只看该作者
本帖最后由 超級狗 于 2014-7-22 10:28 编辑 - }# V$ s4 D5 [! C/ U6 E7 T
3 S* d3 d/ ^( L" h" r2 ^
眾人息怒!樓主沒有不滿意大家的答案,只不過他問的是 MII 的由來,而不是 MII 的定義; ~% S0 j: p# k3 p+ C

; k+ L5 P# F/ d$ Q' y這也是為什麼,我也搜到百度等網站的說明,但不打算貼出來的原因。" ^+ J7 e1 ^; P; r3 B
0 {* {9 O6 y/ ?  ]) M; N
其實,關於 MII 的由來,網路上的討論並不多,但如果去仔細思索 MII(Media Independent Interface)全文的涵義,樓主會知道這個界面是怎麼來的。
# y- k/ @. V- J
0 U9 Q1 e5 f# S  v- {' E樓主您懂的!
  T: I# K+ ?. K, V. y' |" ]* s% M/ D/ _2 t% ]& B! U
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-21 15:23 , Processed in 0.125000 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表