找回密码
 注册
关于网站域名变更的通知
查看: 3384|回复: 16
打印 上一主题 下一主题

DDR3地址线管脚问题咨询!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-6-3 10:42 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
诸位大神好!
% e- q1 l' i$ y由于项目方案原因,现在设计中用到的DDR3颗粒,容量为2Gb,存储形式为128Mb*16,由于管脚不够放置,能不能将DDR3的最高位地址管脚做拉低处理???DDR3手册见附件!谢啦!

2Gb_DDR3_SDRAM.pdf

2.83 MB, 下载次数: 320, 下载积分: 威望 -5

该用户从未签到

2#
发表于 2014-6-4 13:00 | 只看该作者
你问的问题我看了三遍都没看懂,估计是你不想CPU接地址线高位到DDR3内存是吧。1 J  p9 j; T) W) u) _
地址线的执行包括行选CAS和列选RAS,具体要看CPU怎么配置CAS和RAS。
& |5 }: M: p4 P. E/ H
& |' i7 D5 A, b! d

该用户从未签到

3#
 楼主| 发表于 2014-6-4 14:09 | 只看该作者
本帖最后由 ych634227759 于 2014-6-4 14:12 编辑
' v. p& ~7 L9 N" v* _0 b5 F
part99 发表于 2014-6-4 13:00
# x- |& |" ]! D2 k2 }你问的问题我看了三遍都没看懂,估计是你不想CPU接地址线高位到DDR3内存是吧。
# }; H% _6 i5 o9 {/ z. i地址线的执行包括行选CAS和 ...
8 ~1 r- f, C! M% K9 S  c

3 p4 @7 ~) G9 P& F+ V9 A7 @) e就是DDR3和FPGA管脚对接,但是由于DDR3管脚过多,导致无法在一个BANK内放下所有DDR3管脚,现在考虑能不能舍弃掉一根DDR3地址线,也就是把DDR3地址线最高位A13拉低不接 。

点评

我在想一件事︰如果 FPGA 固定用 16 bit 做存取,是否就可以省下 Input Data Mask DM0 和 DM1 兩個訊號?^_^  发表于 2014-6-4 18:02

该用户从未签到

4#
 楼主| 发表于 2014-6-4 18:43 | 只看该作者
ych634227759 发表于 2014-6-4 14:09
' Y' g( t4 d7 W7 w$ v3 p就是DDR3和FPGA管脚对接,但是由于DDR3管脚过多,导致无法在一个BANK内放下所有DDR3管脚,现在考虑能不 ...
4 ~( H# i6 p' S( F0 S* y
嗯哪,多谢!你这个想法我们也考虑过,但是Xilinx新推出的7系列FPGA对DDR3管脚放置有具体要求,DM管脚必须和数据位放在一起,而我多出的是一根地址线,地址线和数据线不能放一起的!具体可以看附件手册!!谢谢!

_7Series_MIS_New.pdf

149.42 KB, 下载次数: 60, 下载积分: 威望 -5

该用户从未签到

5#
发表于 2014-6-5 07:54 | 只看该作者
ych634227759 发表于 2014-6-4 18:43; V$ F# G% U; O
嗯哪,多谢!你这个想法我们也考虑过,但是Xilinx新推出的7系列FPGA对DDR3管脚放置有具体要求,DM管脚必 ...
0 _1 s/ ]. l" ~$ S
DQ and DM (if used) must be connected to the byte group pins.3 P9 \! i" i3 j
, U1 V% N$ A% q, @  A" T  k8 t- S
言下之意是說,你也可以不使用 DM!1 P; y2 b; o8 _6 C; J

0 P  o* d- t  z$ e1 H! v% l# s

该用户从未签到

6#
 楼主| 发表于 2014-6-5 08:36 | 只看该作者
超級狗 发表于 2014-6-5 07:54
; {, o5 F$ x/ t9 I! R0 W/ g' Y3 UDQ and DM (if used) must be connected to the byte group pins.
# e/ y4 K8 b$ v# a1 B
& V/ L( C7 {. B  A$ r! m- Y言下之意是說,你也可以不使用 DM! ...

/ i7 K5 V; [9 h4 p9 w" ?1 V是可以不用,但是不用之后多出的管脚只能放数据线或者DQS,而不能放地址线!

该用户从未签到

7#
发表于 2014-6-5 09:53 | 只看该作者
是可以不用,但是不用之后多出的管脚只能放数据线或者DQS,而不能放地址线!

该用户从未签到

8#
 楼主| 发表于 2014-6-5 13:57 | 只看该作者
bingshuihuo 发表于 2014-6-5 09:53
1 Z7 P2 i( u5 d6 M是可以不用,但是不用之后多出的管脚只能放数据线或者DQS,而不能放地址线!
1 D2 ~* z$ b* r# H; t
额?Repeat是什么意思?

该用户从未签到

9#
发表于 2014-6-6 11:12 | 只看该作者
我试过高位地址线悬空是可以的,不过没试过拉高或拉低,你可以放两个电阻焊盘在那里。

该用户从未签到

10#
发表于 2014-6-8 12:53 | 只看该作者
不做命令的地址线是可以拉低的,悬空会有不稳定的问题,但是何必要这么做,直接换个小容量,少地址线的DDR型号不就行了,地址线拉低就用不了整个地址空间了

该用户从未签到

11#
 楼主| 发表于 2014-6-10 21:09 | 只看该作者
coffindidi 发表于 2014-6-8 12:53
5 {/ v) x: |, T不做命令的地址线是可以拉低的,悬空会有不稳定的问题,但是何必要这么做,直接换个小容量,少地址线的DDR ...

6 e. H0 s6 }3 p谢谢您的回复,选个小容量的我们也考虑过,但是小容量的没工业挡的!这个我们也很无奈!

该用户从未签到

12#
 楼主| 发表于 2014-6-10 21:10 | 只看该作者
part99 发表于 2014-6-6 11:12  _" U* h7 P3 r) ^7 ~
我试过高位地址线悬空是可以的,不过没试过拉高或拉低,你可以放两个电阻焊盘在那里。
- g( H5 s5 x$ J) Q# b) ^
我们最后决定将片选信号拉低了,不置可否?

该用户从未签到

13#
发表于 2014-6-10 21:59 | 只看该作者
片选 ,拉低,不就是不用这个BANK了?

该用户从未签到

14#
 楼主| 发表于 2014-6-11 08:30 | 只看该作者
qingtian52014 发表于 2014-6-10 21:594 c" Z0 l" p$ Y! f
片选 ,拉低,不就是不用这个BANK了?
: l: Y" h" `1 @) X" l2 K
片选信号是低电平有效的。。。。

该用户从未签到

15#
发表于 2014-6-21 09:45 | 只看该作者
一般用不上DM,直接接地就可以了。1 H; o8 `" ~) A2 a8 q
A13不接,那你的DDR就是1G的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-20 17:39 , Processed in 0.156250 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表