|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
如题 小弟我是学校实验室新来的 老师就要我画一个双6678+K7的板子。。(压力山大)
- _) h8 r" X& J" B' M这是我画的第一块板子,甚至pads也是才学的,现在经过10个月。。板子终于要画完了
: q+ i) v" F" O9 s C }& D- Y7 ?5 [* j
8 [. J& ?* s* ?6 k! S' O5 {% k目前正在检查,但是发现DDR的等长线检查十分困难,DDR使用的是DDR3,连线方法使用了Fly-by
" N% v* k7 }! v9 y6 \! `0 B2 w2 S该连接方法中,元件的连接关系如下:
h: q' F1 }2 ^3 u6 D( \DSP-(等长线)-第一块DDR-(等长线)-第二块DDR-(等长线)-。。。-(等长线)-第五块DDR-(???)-末端电阻
- U# k" k0 w$ k* v5 t) t6 s5 ^* l4 X+ Y5 m8 o# \
但是现在发现统计各段是否等长十分困难
4 m% F' C: F H* W6 z! L
% W3 ?2 K9 V/ O- O |0 J一、所以我想问,有没有什么简单的方法,直接统计两个过孔或者焊盘之间的走线长度。(不知道是我画的有问题还是怎么样
/ y6 l7 \$ ]( @' u% V/ u) U直接选择Pin Pair 就会选择整个网络,Pin pair方法不能用啊): _/ g8 p8 p4 v% U0 C2 L6 N
; e, P& G$ ?3 g( P5 i$ F
我发现的一个解决办法是:首先选择整个网络,右键-》convert to chamfered Path 在弹出的对话框中选择想要计算的那一段走线
/ S& S/ f' e/ v关闭该对话框,然后输入QL(Quick Length),弹出该段的长度报表。) g; x$ T# C* s* C
& k4 N1 n, v6 D9 |4 T! u2 o
但是总觉得该办法不是太正规,有没有什么比较好的方法直接计算那段长度的。而其该方法只能计算第一段,也就是DSP到DDR的长度,
5 e2 u3 ? P! K# P但是DDR到DDR的走线不在对话框的列表中,因此也无法选中。' z. T6 V# g1 t' Y: I5 `# N+ N, }
; H# _; U3 e& p& {2 `" x) d, B6 x二、我想问下,我在画完板子后发现,0402电阻的封装画得太大了(1.0*0.5 被我画成几乎2mm长了),结果导致很多电阻放不上去,所以
/ S3 `2 V6 R: D) g# q) j6 p我更改了封装大小(1.5*0.5),但是更改封装之后发现很多走线变的不标准了,不再是45度或者135度的,我想问下有没有什么好方法能够! g. ^, L" m2 S* ?, q
直接修改或者是告诉我哪些线不是45度和135度的。很多我已经修改了,但偶尔还是能发现某些线不对劲。
9 |3 y( @2 y& m" t0 O
, g" \: o- M( R三、连接关系中,前两部分等长没有问题,但是现在不知道第三部分(???部分),也就是最后一块DDR到端接电阻(应该是这么叫的吧)9 a, k h9 X/ @
的连线是不是等长,不知道有没有画过DDR3的告诉一下。。。
3 G D9 |4 y2 o* ?1 C. \- j, g3 v3 W( {4 q2 q
如题 这三个问题是在画板子最后遇到的问题,因为下周就要投了,所以比较急,没有办法先逛论坛慢慢看了,就当一次伸手党了
& N- g6 K8 Z6 o5 Z5 v; B9 N0 k不知道有没有大牛可以帮小弟一下。感激不尽了 |
|