找回密码
 注册
关于网站域名变更的通知
查看: 5838|回复: 31
打印 上一主题 下一主题

请高手帮忙分析一个电路啊,工作需要,急死了,感激不尽!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-3-6 17:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
2 ~0 m$ j2 M- {. b
请问上面那个电路为什么那样接啊?
+ X* V* y& z: z' p8 n1 g2 C9 w两边都是3.3V为什么要用两个mos管,直接用一个电阻接起来可以吗?
; ]/ S0 f) L9 M4 J1 c

该用户从未签到

推荐
发表于 2014-3-9 21:45 | 只看该作者
如果PMU_WAKE_N_AUX和PMU_WAKE_N直接连在一起,当P3V3_STBY电源在P3V3_AUX电源不在的时候,P3V3_STBY电压会窜到其他芯片电路,加这2个MOS管是为了隔离。

该用户从未签到

推荐
发表于 2014-3-7 09:58 | 只看该作者
本帖最后由 北漂的木木 于 2014-3-7 10:04 编辑
  y( n& I2 ^( p  x* w2 l, Q: {) m6 l$ v
逻辑分析:) z$ Z3 u9 t" A  ?5 s# W+ \  q
P3V3_AUX
& b+ a3 N* f1 Q# H7 J. Y# |) W P3V3_STBY
" [& O" W  G" G0 [- t4 H% B2 U3 L& M PMU_WAKE_N 6 G, F, o2 V, k/ E! H6 s& W2 x
PMU_WAKE_N_AUX1 E% R. B. O  _7 ~1 Z" U$ e" W
R30为 PMU_WAKE_N 的上拉电阻,R345为PMU_WAKE_N_AUX的上拉电阻,不可取消。
$ c9 J2 T! X3 C& C& z$ O! ^  kPMU_WAKE_N 这个信号,受P3V3_STBY、PMU_WAKE_N_AUX这两个的控制;$ L' J; s. m" t1 h$ q
P3V3_STBY为“1”,PMU_WAKE_N_AUX为“0”,此时,PMU_WAKE_N为“0”;
; o. N* J: j& [. p5 f( QP3V3_STBY为“1”,PMU_WAKE_N_AUX为“1”,此时,PMU_WAKE_N为“1”;- y; J. H1 R/ F/ {4 E1 ^0 u( j
P3V3_STBY为“0”,PMU_WAKE_N_AUX为“0”或“1”,此时,PMU_WAKE_N恒为“0”,因为PMU_WAKE_N 的上拉电阻拉到了P3V3_STBY ;
, e; \% L, Q; P' k逻辑就是这样的,至于要完成什么样的功能,从局部甚至是硬件看不出来的,这些跟软件息息相关。! q( }  d9 f8 Y5 E3 n* `
不晓得对卟?!请大神补充……6 c# \; Q( N9 J' }

) m6 `1 c- o, B# g0 u; C补充:根据楼主上的全图,里面有电源时序图,介个应该是P3V3_STBY的时序控制和检测。

该用户从未签到

推荐
发表于 2014-3-7 11:58 | 只看该作者
本帖最后由 超級狗 于 2014-3-7 12:18 编辑 # P9 u' F7 D' q

8 w( z- Z. Z  l$ r
  • 線路是兩個 Open Dain 電路串接起來,中間使用 P3V3_STBY 為電源。
  • 待機(Standby)時 P3V3_STBY 電源應該一直都會在。
  • PMU_WAKE_N_AUX 是來自 4 個 PCIe 插槽的喚醒(Wakeup)信號。意思就是說,如果系同進入待機(Standby)狀態,4 個  PCIe 插槽上的裝置都能透過 PMU_WAKE_N_AUX 來喚醒(Wakeup)系統。
  • 兩個 Open Drain 串接可能有兩個原因︰
    . _5 v2 T% m% W+ l5 h一是負負得正,能讓 PMU_WAKE_N 和 PMU_WAKE_N_AUX 同樣維持在低電平動作(Low Active)1 b$ z! N, c% C& R4 g1 X  l
    二是某些使用狀況下為了省電(或四個槽都沒插東西時),P3V3_AUX 的電源會被關閉,所以用 Open Drain 線路隔開,並使用在待機(Standby)模式下不會被關閉的 P3V3_STBY 當電源。9 Y, S7 ?" Z0 t0 a7 T

2 }+ ]+ K0 H2 p; [- i: V* f% E8 k- {, J
應該能夠交差了!
3 W( q( q! I0 A6 m+ r1 g# e4 l: m9 S* P/ o( U( B

该用户从未签到

2#
发表于 2014-3-6 18:03 | 只看该作者
是不是取反的功能?

该用户从未签到

3#
发表于 2014-3-6 19:07 | 只看该作者
2N7002我知道有 电平转换 和 电路延时 的功能
& r1 ^: I" `5 g6 K" L4 h2 I' @我猜这里是作用是延时7 R$ l3 i2 V& n

该用户从未签到

4#
发表于 2014-3-6 20:35 | 只看该作者
你连起来试下能不能工作。

该用户从未签到

5#
发表于 2014-3-6 23:34 | 只看该作者
感觉像是高低电平的切换

该用户从未签到

6#
发表于 2014-3-7 08:00 | 只看该作者
貌似兩個 Open Drain 線路,當 P3V3_STBY 出現時,會同時把 PMU_WAKE_N_AUXPMU_WAKE_N 拉 Low。
4 B+ |. ~  t- e$ m" q9 q+ O2 R$ v; C8 K

该用户从未签到

7#
 楼主| 发表于 2014-3-7 08:33 | 只看该作者
wuyuelanse 发表于 2014-3-6 23:34
" E! m7 u, E, @# B' F" u! p感觉像是高低电平的切换
$ R9 p4 C/ m$ ]+ A( z' ]
两边电平是一样的哦

该用户从未签到

8#
 楼主| 发表于 2014-3-7 08:59 | 只看该作者
超級狗 发表于 2014-3-7 08:00
9 m' b& S1 A' ^貌似兩個 Open Drain 線路,當 P3V3_STBY 出現時,會同時把 PMU_WAKE_N_AUX 和 PMU_WAKE_N 拉 Low。& {  x" u) Q/ d" i

  |9 C1 ~) [! u& E' S9 R3 D{:2 ...

5 z/ i2 Q% d; \8 R这个应该是PMU_WAKE_N_AUX被拉低的时候,PMU_WAKE_N也被拉低,我实在看不懂这个电路的具体意思,现在客户在问,我又回答不出来,苦啊!

点评

把那兩個訊號接到什麼樣的芯片完整貼出來,這樣大家才有辦法幫你猜猜看動作原理。^_^  发表于 2014-3-7 09:36
線路是抄板來的嗎?公司總有人知道吧?@_@  发表于 2014-3-7 09:26
我只能告訴你動作原理,這兩個訊號在系統上的意義,要靠你自己去了解。^_^  发表于 2014-3-7 09:25

该用户从未签到

9#
 楼主| 发表于 2014-3-7 09:07 | 只看该作者
xhk_hlju 发表于 2014-3-6 19:074 t8 f; d* `- A$ \( V1 E
2N7002我知道有 电平转换 和 电路延时 的功能 9 O# n7 i% n1 f  p
我猜这里是作用是延时

* g* H8 |! o$ K: P, B" j高手请指点,如何延时啊?

点评

PMU_WAKE_N_AUX 高的时候 PMU_WAKE_N 也高 ,PMU_WAKE_N_AUX 为低 的时候 PMU_WAKE_N 也是低??  发表于 2014-3-7 09:46

该用户从未签到

11#
 楼主| 发表于 2014-3-7 09:59 | 只看该作者
超級狗 发表于 2014-3-7 08:00
+ t! ^' X2 C" }. Y9 p貌似兩個 Open Drain 線路,當 P3V3_STBY 出現時,會同時把 PMU_WAKE_N_AUX 和 PMU_WAKE_N 拉 Low。
0 S3 O. G& l2 H% Q3 R+ P7 s4 h. M. |' H4 k" W3 V5 I
{:2 ...
  o8 s, `) k* Y7 k
我将整个电路都给您看哦,帮帮我哦,公司没人知道。

538609_Mohon_Peak_CRB_B1_SCH.pdf

3.05 MB, 下载次数: 294, 下载积分: 威望 -5

点评

原理大致上知道了,但我好奇的問一下︰那兩個 PCIe 插槽有可能會去插甚麼裝置?^_^  发表于 2014-3-7 11:04
哈!這就對了,有圖才看得清楚,小弟看錯一個東西,銀兩留給網友賺。^_^  发表于 2014-3-7 10:33

该用户从未签到

12#
 楼主| 发表于 2014-3-7 10:36 | 只看该作者
超級狗 发表于 2014-3-7 08:00. U  f7 f/ f- s3 d1 F6 g
貌似兩個 Open Drain 線路,當 P3V3_STBY 出現時,會同時把 PMU_WAKE_N_AUX 和 PMU_WAKE_N 拉 Low。
+ }' G6 i8 Z/ a* \! K! x$ S  h% l% t/ [& k  |) W$ d% C/ s2 _
{:2 ...

1 a6 Y+ N, J! j% Y( O高手可否给个QQ号,日后好想您多多请教。

该用户从未签到

13#
 楼主| 发表于 2014-3-7 10:42 | 只看该作者
北漂的木木 发表于 2014-3-7 09:58( E% z( x# L8 K; e
逻辑分析:& b0 W$ t3 G( K
P3V3_AUX1 f# K  @4 T# \# K4 O
P3V3_STBY

% E0 }0 w9 Y) u高手,如何时序控制呢?1 x) a) d7 N( j0 S4 u% E0 a& [2 ^
开机后PMU_WAKE_N_AUX和PMU_WAKE_N都由于上拉电阻变高。9 Z6 j% m( N+ D
当有PCIE卡插入的时候PMU_WAKE_N_AUX拉低,此时PMU_WAKE_N也拉低, CPU和网卡都被唤醒。8 r9 F: X% M! ?2 q
就是不接如果PMU_WAKE_N_AUX和PMU_WAKE_N的状态永远是一致的何必要用两个MOS管,直接用电阻接上岂不是更好?

该用户从未签到

14#
 楼主| 发表于 2014-3-7 10:43 | 只看该作者
超級狗 发表于 2014-3-7 08:00
: T8 J$ y- G  Y; t' e9 A貌似兩個 Open Drain 線路,當 P3V3_STBY 出現時,會同時把 PMU_WAKE_N_AUX 和 PMU_WAKE_N 拉 Low。/ I* T# Z% t) g% k9 `& Q- c! k

4 ]: ?0 b! x; n$ H{:2 ...

6 B6 p- q, c0 G/ x% p0 E兄,可想到此电路的设计原理,帮帮小弟啊,这个case拖了好久我都解决不了。

该用户从未签到

15#
发表于 2014-3-7 10:52 | 只看该作者
丁神 发表于 2014-3-7 10:42$ ^3 Y, J. H" T, t
高手,如何时序控制呢?! O2 t; C; j: }" ?- m  e
开机后PMU_WAKE_N_AUX和PMU_WAKE_N都由于上拉电阻变高。$ q: w% `- N4 \( y0 W$ J$ Q
当有PCIE卡插入的时候 ...
7 }0 t$ E: j( S  ^: c* V( r
你可曾用示波器观测过PMU_WAKE_N_AUX和PMU_WAKE_N的时序?
2 e1 z: F& o! t- m, ~2 Q你还没看到实质,就想着改动,就好比医生看病,不确定的情况下动刀子。。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-20 11:23 , Processed in 0.187500 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表