找回密码
 注册
关于网站域名变更的通知
查看: 7541|回复: 11
打印 上一主题 下一主题

[仿真讨论] 求解 差分对旁边的GND孔作用

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-1-17 16:52 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在一般对差分线的设计都会在换层旁边添加GND孔做回流孔 请问这个孔加与不加具体有多大的差别.
4 o6 R2 |/ r$ I! c如果从top层换到第三层,俩个信号层共同参考GND02层这种情况还是否需要加GND孔,毕竟这样不存在回流平面远近的问题.
4 ^: ]+ B  ~. u. R4 l还一种情况受层叠限制top层fanout一段差分线信号参考面是GND,但走到内层只能参考电源平面 ,这样回流GND孔也失去了作用。9 k0 S. N4 E- F% @& f% v
给的感觉就是打与不打都不重要了.% W% Z# I5 v  w5 D1 b0 E2 b$ G
再退一步讲即便是打孔有好处而且非打不可,那回流GND孔距离差分孔多远合适呢,距离过近如果差分线比较多 势必影响内层负片电流通路0 H. Z5 Y" J1 Y4 `
如果远了 肯定是起不到效果了。- r0 e! a( e6 ?2 m
希望有研究和经验的高手们帮忙分析下.

该用户从未签到

2#
发表于 2014-1-17 16:56 | 只看该作者
使用CPW算阻抗控制确定via到走线的距离0 u; f+ @  y$ \
这个孔是为了改善串扰用的  你不打孔,通过加大和其他走线的距离也是可以达到类似效果的
  • TA的每日心情
    开心
    2024-8-6 15:00
  • 签到天数: 765 天

    [LV.10]以坛为家III

    3#
    发表于 2014-12-1 16:26 | 只看该作者
    在网上搜到了一种说法,觉得比较合理。。( w; z3 R8 z! z  N6 U. I$ _% E
    直接发链接貌似不太受欢迎,不过搜一下很容易找到5 |" j! q$ v: }2 ^- @  ~7 r) I- u
    在差分对换层但不换参考属性(即两个参考层都是GND或者同一个power)时,在靠近换层出打via,使回流路径缩短(附近没有via时会通过层间分布电容回流);在换层时若参考平面属性发生变化时,应该在换层附近加旁路电容提供较短的回流路径。

    3 i, H8 h3 a3 |9 W$ Y! R
    " a, I- g2 ^6 D9 I! L& L现在的问题是,过孔的孔径/焊盘大小、电容的容值/封装具体是多少比较好呢?/ l6 D5 C0 R7 H0 e' l$ P; K2 V
    6 [4 l. [4 q) A2 x) a* a) S8 Y

    该用户从未签到

    4#
    发表于 2014-12-2 19:31 | 只看该作者
    qiantan 发表于 2014-12-1 16:26
    5 p( C! ?) q8 e2 p9 l3 f在网上搜到了一种说法,觉得比较合理。。
    : x8 \% j. V, [% r& M* K& y9 O8 o直接发链接貌似不太受欢迎,不过搜一下很容易找到

    * l8 `* S0 r* C) ?5 w这个需要通过仿真去确定。
    ) [9 {; G& i: d& b

    该用户从未签到

    5#
    发表于 2014-12-2 21:28 | 只看该作者
    差分信号的过孔设计跟GND层是两回事,GND层是为了给蚀刻的信号线做参考,而地过孔是为了给信号过孔做参考,信号过孔处有反焊盘,反焊盘的大小影响了信号阻抗,反焊盘越大,信号阻抗越大,设计地过孔可以降低信号过孔处的阻抗,使信号过孔处的阻抗跟信号线的阻抗尽量一致,从而减少信号的阻抗不连续。

    该用户从未签到

    6#
    发表于 2014-12-5 21:15 | 只看该作者
    cousins 发表于 2014-1-17 16:56  v5 x/ X7 F! n1 j; m5 Q6 k
    使用CPW算阻抗控制确定via到走线的距离
    + T1 W5 V8 K# K5 U4 q2 H% e这个孔是为了改善串扰用的  你不打孔,通过加大和其他走线的距离也 ...

    + z! M9 c& J1 L; Y% V' K) D6 \9 f窜扰是一方面,从TDR,S21 S11以及相位等角度考虑都是有作用的,不单单是窜扰
      n1 U# b' l* Y, F: y

    该用户从未签到

    7#
    发表于 2014-12-5 22:30 | 只看该作者
    仔细看这两张图,必能有所领悟,仿真是解答的手段之一。: Q, \4 g) w9 y, ?5 O
    ' v! S4 ~9 M8 a6 N- X) ?

    点评

    这个是什么文档!!!  详情 回复 发表于 2019-6-21 11:51

    该用户从未签到

    8#
    发表于 2014-12-5 22:43 | 只看该作者
    honejing 发表于 2014-12-5 22:30
    9 Y8 G4 y3 O( U: b! y仔细看这两张图,必能有所领悟,仿真是解答的手段之一。

    + D/ l! D: C) |8 @/ y我建议哥们将过孔的位置调整一下,将两个信号孔与GND孔形成一个三角形,而不是一条直线,这样的结果应该跟你这个图不一样,也许可以更好表达你想表达的意思。

    该用户从未签到

    9#
    发表于 2014-12-6 10:21 | 只看该作者
    往昔如梦 发表于 2014-12-5 21:15
    * e2 P3 U3 h0 T9 S( t窜扰是一方面,从TDR,S21 S11以及相位等角度考虑都是有作用的,不单单是窜扰

    ' X( b$ d* ?5 r$ G) w) s耦合线中,无论是奇还是偶模下的阻抗与串扰都是不可分割的。何况我也建议要用CPW来算差分阻抗了。不要把串扰和TDR,S21,S11,相位完全化为两个独立的概念,何况时域看XT依然是TDR/TDT,为什么呢?
    6 m0 j* Y+ [) A0 J6 n, c' F
    6 J$ ]3 d" I. G9 m- q! Z4 j0 Q
    3 e. t9 t: c+ @+ h

    该用户从未签到

    10#
    发表于 2014-12-22 15:20 | 只看该作者
    持续关注中ing!

    该用户从未签到

    11#
    发表于 2014-12-26 16:33 | 只看该作者
    理解了········

    该用户从未签到

    12#
    发表于 2019-6-21 11:51 | 只看该作者
    honejing 发表于 2014-12-5 22:30
    4 M# W) `) b* `$ w) E! w仔细看这两张图,必能有所领悟,仿真是解答的手段之一。

    1 O: y. i0 x% J6 w5 H6 o这个是什么文档!!!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2026-4-18 18:44 , Processed in 0.125000 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表