找回密码
 注册
关于网站域名变更的通知
查看: 7395|回复: 11
打印 上一主题 下一主题

[仿真讨论] 求解 差分对旁边的GND孔作用

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-1-17 16:52 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在一般对差分线的设计都会在换层旁边添加GND孔做回流孔 请问这个孔加与不加具体有多大的差别.
$ E) V% e2 `6 x5 B4 S4 q7 J( t7 p如果从top层换到第三层,俩个信号层共同参考GND02层这种情况还是否需要加GND孔,毕竟这样不存在回流平面远近的问题.
* q4 ~+ Z/ K& m& W  D还一种情况受层叠限制top层fanout一段差分线信号参考面是GND,但走到内层只能参考电源平面 ,这样回流GND孔也失去了作用。
5 }7 G: M: v1 s0 W给的感觉就是打与不打都不重要了.& z5 O, j9 h! M% ~
再退一步讲即便是打孔有好处而且非打不可,那回流GND孔距离差分孔多远合适呢,距离过近如果差分线比较多 势必影响内层负片电流通路
, u9 Q$ U4 \2 A如果远了 肯定是起不到效果了。( F3 ^/ Y2 N# O7 ?0 M4 {
希望有研究和经验的高手们帮忙分析下.

该用户从未签到

2#
发表于 2014-1-17 16:56 | 只看该作者
使用CPW算阻抗控制确定via到走线的距离* D% @! @$ T! ]- r- r
这个孔是为了改善串扰用的  你不打孔,通过加大和其他走线的距离也是可以达到类似效果的
  • TA的每日心情
    开心
    2024-8-6 15:00
  • 签到天数: 765 天

    [LV.10]以坛为家III

    3#
    发表于 2014-12-1 16:26 | 只看该作者
    在网上搜到了一种说法,觉得比较合理。。2 ~8 b3 S1 f1 ~; [
    直接发链接貌似不太受欢迎,不过搜一下很容易找到
    $ i, @! l+ `4 Q& ]: }" v1 U3 b5 Q
    在差分对换层但不换参考属性(即两个参考层都是GND或者同一个power)时,在靠近换层出打via,使回流路径缩短(附近没有via时会通过层间分布电容回流);在换层时若参考平面属性发生变化时,应该在换层附近加旁路电容提供较短的回流路径。

    " V1 Q! [8 K6 J7 |2 X7 w) `
    ; U2 F0 N  p6 Y" \" V& C现在的问题是,过孔的孔径/焊盘大小、电容的容值/封装具体是多少比较好呢?
    6 a& U0 H' [  g% Y  v5 v7 q
    3 k7 H) ]* t+ o. a9 b  u

    该用户从未签到

    4#
    发表于 2014-12-2 19:31 | 只看该作者
    qiantan 发表于 2014-12-1 16:26
    & C+ T. Q' |# q" S: c) S7 n在网上搜到了一种说法,觉得比较合理。。3 G% D* D7 d6 i
    直接发链接貌似不太受欢迎,不过搜一下很容易找到
    : ^8 V; }9 j9 }
    这个需要通过仿真去确定。1 E% J* n) A8 F) h' U

    该用户从未签到

    5#
    发表于 2014-12-2 21:28 | 只看该作者
    差分信号的过孔设计跟GND层是两回事,GND层是为了给蚀刻的信号线做参考,而地过孔是为了给信号过孔做参考,信号过孔处有反焊盘,反焊盘的大小影响了信号阻抗,反焊盘越大,信号阻抗越大,设计地过孔可以降低信号过孔处的阻抗,使信号过孔处的阻抗跟信号线的阻抗尽量一致,从而减少信号的阻抗不连续。

    该用户从未签到

    6#
    发表于 2014-12-5 21:15 | 只看该作者
    cousins 发表于 2014-1-17 16:56
    $ c- @  l1 y# S- L使用CPW算阻抗控制确定via到走线的距离1 o0 I. L, n' j2 L$ ~' E
    这个孔是为了改善串扰用的  你不打孔,通过加大和其他走线的距离也 ...

    ) ]! r+ A+ X! `0 F) a窜扰是一方面,从TDR,S21 S11以及相位等角度考虑都是有作用的,不单单是窜扰
    % S% R% C) K0 [; n6 ^) X( B

    该用户从未签到

    7#
    发表于 2014-12-5 22:30 | 只看该作者
    仔细看这两张图,必能有所领悟,仿真是解答的手段之一。
    ' F+ p8 w! z8 ^1 C+ f  ?" H ; X2 V& G- q0 J  f

    点评

    这个是什么文档!!!  详情 回复 发表于 2019-6-21 11:51

    该用户从未签到

    8#
    发表于 2014-12-5 22:43 | 只看该作者
    honejing 发表于 2014-12-5 22:30
    8 r& z$ y0 z& G; A7 e7 _$ F5 K% J仔细看这两张图,必能有所领悟,仿真是解答的手段之一。

    / B& |; I, ^- O, h! w5 T5 q1 v我建议哥们将过孔的位置调整一下,将两个信号孔与GND孔形成一个三角形,而不是一条直线,这样的结果应该跟你这个图不一样,也许可以更好表达你想表达的意思。

    该用户从未签到

    9#
    发表于 2014-12-6 10:21 | 只看该作者
    往昔如梦 发表于 2014-12-5 21:15
    8 [6 s7 {" m9 m6 @4 I7 \窜扰是一方面,从TDR,S21 S11以及相位等角度考虑都是有作用的,不单单是窜扰
    * l8 z/ B9 U( R+ a' t6 l7 o) a
    耦合线中,无论是奇还是偶模下的阻抗与串扰都是不可分割的。何况我也建议要用CPW来算差分阻抗了。不要把串扰和TDR,S21,S11,相位完全化为两个独立的概念,何况时域看XT依然是TDR/TDT,为什么呢?
    " z- ^) W) S2 Y% Z% _+ G" P5 k! ]/ q7 n2 a# l3 c
    3 F2 ^' M: ~$ n9 T6 o4 ~- Z- _

    该用户从未签到

    10#
    发表于 2014-12-22 15:20 | 只看该作者
    持续关注中ing!

    该用户从未签到

    11#
    发表于 2014-12-26 16:33 | 只看该作者
    理解了········

    该用户从未签到

    12#
    发表于 2019-6-21 11:51 | 只看该作者
    honejing 发表于 2014-12-5 22:30
    4 L+ L2 v9 ]( J4 G仔细看这两张图,必能有所领悟,仿真是解答的手段之一。

    % ]' s6 p1 x0 @4 O; g# y这个是什么文档!!!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-18 13:31 , Processed in 0.125000 second(s), 30 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表