TA的每日心情 | 擦汗 2020-1-14 15:59 |
---|
签到天数: 1 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 mengzhuhao 于 2014-1-9 23:17 编辑 6 H( K- S0 a& P# K3 S0 ^2 v
8 @) K' _! g* c, ^2 D& R. k) y" \
深圳好热闹!北京就冷清很多了,有木有?希望北京的朋友可以交流!( g* @' @' I% d0 I8 |& ^
2 L Y" P0 b) V( P0 B
如果北京的朋友有在使用pads工具进行设计的可以发起交流活动! Z: f& ?* e" Y! }
1 p! z+ n, _/ n; x* k- ~/ d
先大概描述一下这些年的搞硬件电路的一点点经历: L, x0 F. R/ O* T: ~- n
0 P( c% h9 c7 W; L0 l1、2007年换硬件工程师的工作之后才开始真正开始接触PADS2005(至今还在使用,如果PADS的工具能集成到一个界面里面可以考虑换换),开始学习的时候资料也很少,当时主要的学习资料就靠当年的比思2005的教程了,边看边学后设计了第一块4层板,基本上一次投板成功,当时很有成就感。从那时起就喜欢上了PADS工具。
9 z+ W# V' o# C, e& R- P/ W0 y- g% \0 }; Q( v
2、后来由于对PADS LOGIC使用的易用性还是感觉非常的不爽,所以在原理图设计阶段基本都基本转战使用orcad工具了,只有在PCB设计阶段使用LAYOUT与ROUTER工具。貌似这也是很多人使用的一种方法与套路:ORACD+PADS LAYOUT+PADS ROUTER( m+ M# v$ ]6 R+ i( U; V; ~
" L: A1 r I( g3 \1 y, j3、PADS LOGIC作为中间转换,一直用作同步调整元件时使用,使用的关键点就是dsn文件导入PADS LOGIC后就另存所有新建元件库,这样基本可以保证不犯任何错误,从LOGIC直接ECO到LAYOUT。就这样设计了很多大大小小的的板子,用了很多年了,一直很稳定。为了使用上的方便,一定要保证原理图库元件与PCB封装之间有稳定的关联,避免错误。. a5 u) v. h3 p& O+ M- p
, R' ?; i/ c" O4、在PADS里面的拼版我目前的设计操作都是画在一个原理图里面然后布局布线;相似的电路都直接使用reuse功能(由于不用于批量生产,所以编号不同也无所谓)。最后找一家可以不收拼版费的制版厂家就OK。' @8 }, x' E2 q G6 k# A8 g9 K9 \2 f
" A3 Z4 N: y8 h4 L5、在设计硬件的基础上也接触过一些高速信号完整性的相关书籍与一些业界流行的2D/3D仿真工具,目前也逐步完善这块的学习(苦于目前的工作内容尚未涉及很高速的信号,这块的经验还是相对比较少一些),公司有个TDR设备,以后要利用起来,不然就浪费了。2 u: F# [; G) T( p, a2 A" D
' r+ C& J- Y, s) B2 ^# C- X$ c6、硬件设计,有时候也会用到FPGA应用,作为配合其他工程师的工作,有时候也需要学习研究一些简单的verilog,完成一些不复杂的功能性验证与测试。目前能实现的就是纯硬件逻辑设计与功能测试。最近就正在测试自己设计的ADC测试板,通过与FPGA的串口通信完成所板上时钟芯片与ADC的配置(芯片的控制使用SPI控制方式),采集的数据计划直接使用串口回传回PC然后打印成文本文件,实现PC一键自动测试采集与分析。最近也一直在看ADI的测试文档,希望过年前完成数据采集与多个性能指标的分析,有个初步的结论。; p0 ?5 u' s- F% W+ W
/ S* b7 i- a# Z6 h# f/ K8 a" ^
7、另外学一点自动测试的方法对硬件工程师有很大的帮助,例如可以了解一下LABWINDOWS/CVI或者LABVIEW,软件编程不是我的强项,但我也在一步步学习,利用一些简单C代码完成自动测试搭建,至少对完成硬件测试任务来说带来的效率提高是成倍的。数据的分析部分最后使用MATLAB,这个工具也可以通过LABWINDOWS/CVI或者LABVIEW后台调用,简单学习一些相关的指令,这块是会让人感觉非常不错的地方。
6 ^# Z; }, J, ?0 E8 S! ^8 q/ ~& @( \1 I4 f
先简单说这些,在北京的朋友有机会大家可以一起交流哦9 f' ?. X7 R: `6 s0 l( A. m
2 J2 v8 [9 l9 y3 W* D( K, k! L! }( R' H5 \8 J" }- ~+ H# e e4 R& l
|
评分
-
查看全部评分
|