找回密码
 注册
关于网站域名变更的通知
查看: 1996|回复: 6
打印 上一主题 下一主题

DDR3時鐘匹配

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-1-9 14:02 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
請問大家,DDR3的差分時鐘的匹配是怎樣的,看過不同的電路路,各有各的說法。

DDR3差分时钟匹配.jpg (26 KB, 下载次数: 18)

DDR3差分时钟匹配.jpg

该用户从未签到

2#
发表于 2014-1-9 15:12 | 只看该作者
有很多种。其实说白了就是源端匹配,末端端接。

该用户从未签到

3#
发表于 2014-1-9 15:16 | 只看该作者
看情况而定的。
' Z+ Y9 t+ Q% [0 T4 e4 N源端匹配有:
2 S' @7 L' o# P3 R: x单根并联22ohms左右的电阻。这样会拉低信号幅值但是可以减少反射。7 L3 ^7 A6 D2 h: ]# g. G
两线间并联100ohms电阻。这样会拉低信号幅值但是可以减少反射。1 d5 q% w8 C/ m" u, ~  q
并联容抗为100ohms的电容。不拉低幅值,稍微减缓上升时间,减少反射。
" K6 }9 Z3 u( U5 s" m* k9 ~4 }末端匹配有:
" ~& I' f$ W% JT型匹配,pai型匹配,还有图中这种T型的变种。很多。
8 P' O: p4 ^' C+ s9 J最简单的就是两线之间并联100ohms电阻或者单根50ohms电阻上啦到VTT。& Q/ l9 }5 w/ C, t% x
+ N9 u( I7 p& O; B0 P! \. j
根据驱动器的驱动能力仿真得到的结果比较靠谱。

该用户从未签到

4#
发表于 2014-1-9 15:16 | 只看该作者
匹配有阻抗匹配和时序匹配。阻抗匹配,首先时钟线走线要控制好差分阻抗,通常100欧,再就是会有匹配电路,一般都是末端匹配,如你图中的阻容器件需放到链路的末端。对于时序匹配首先同对两根线要做等长,时钟和地址、数据线的时序关系要看芯片资料来定,不同芯片之间会有些差别

该用户从未签到

5#
发表于 2014-2-22 23:39 | 只看该作者
这个图用100欧?应该是50欧啊

该用户从未签到

6#
发表于 2014-6-27 11:17 | 只看该作者
isaac2429 发表于 2014-1-9 15:16
0 v, c. K* ]9 D( X* C" f7 N看情况而定的。/ s* E% `7 h  t; T" m2 ^& q
源端匹配有:- W# Q& s' n+ H  Y4 b" n
单根并联22ohms左右的电阻。这样会拉低信号幅值但是可以减少反射。
1 {5 `4 H8 p! C0 }8 n
用什么仿真软件比较好!

该用户从未签到

7#
发表于 2014-6-28 10:26 | 只看该作者
飞雪逐青 发表于 2014-6-27 11:17% e( h( |- `1 t/ j
用什么仿真软件比较好!

! u) U" S2 \; r$ n是个时域的仿真软件都可以··最简单容易上手的当然是hyperlynx
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-20 16:39 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表