找回密码
 注册
关于网站域名变更的通知
查看: 5856|回复: 11
打印 上一主题 下一主题

板子画完了,如何检查遗漏未布线的线路?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-10-15 11:17 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我试了两种方法,结果不一样,请教Jimmy老师和各位大大。
) O) b* y; y9 D. g. A. L第一个是tools-Verify Design-connectivity  发现有isolate的线路,并全部依此连上后,再次Verify,显示如下,我理解的是此刻connectivity已经完整了。
- y! _8 T/ L% `) L. q) Z+ A6 Z" c2 G6 s  u& p& b% B9 X

3 u6 K  w) F8 A! g" b
) R- J6 e6 q  N2 ]/ R$ N+ L2 k4 W
但是使用File-Report-statistics生成的报告却如下,显示的是总共有多少Connection 但是部分连接到是多少 未连接的有多少。。。9 l$ i. l9 B1 |* \/ u9 v

: Z2 y3 O. b: D: A4 _ . }6 N  @8 P" A6 p+ Y6 Z% C
9 g  @3 U. x  D2 l* D/ v4 s
  g6 Q' ?& j+ y
Statistics Report和之前用Verify产生的报告就矛盾了,我到底该依哪一份报告呢?{:soso_e127:}
1 k- G; H- {0 y6 D. B$ M- ~铺铜以后,目测原文件的飞线是没有了。。。当然也只是目测,还是要以报告为准啊。。。谢谢大家了' Y+ h! b+ X: _' o( A

该用户从未签到

2#
发表于 2013-10-15 11:46 | 只看该作者
我都是信tools-Verify Design-connectivity ,至于File-Report-statistics不知道是否考虑了如A和B引脚在原理图中连接在一起然后再一点接地,结果你在PCB中对A和B引脚是分开就近打孔接地,这样A和B没有直接相连,不知道软件统计时是否觉认为你有一个未连接?个人认为而已,没什么依据的,不知道是否这样,也请指导真相的朋友解答一下。
  • TA的每日心情
    奋斗
    2024-10-10 15:47
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    3#
    发表于 2013-10-15 11:58 | 只看该作者
    我也是相信DRC检查的,应该没有问题。楼上说的可能是报告认为没有连上的原因之一,我想可能还包括你的线有没有连到圆心的问题。这点目测不太能看出来。

    该用户从未签到

    4#
     楼主| 发表于 2013-10-15 12:43 | 只看该作者
    CUICHAOYUE 发表于 2013-10-15 11:46  V  q+ U' d) u: A, P$ W
    我都是信tools-Verify Design-connectivity ,至于File-Report-statistics不知道是否考虑了如A和B引脚在原 ...

    ( r' M; b% t* b说的有道理哈,受教了。感觉PADS还是有点bug的,例如我在Route的时候将VIA打到同Net的连线上的时候,飞线并没有消失(VIA的NET和两条连线是一样的)必须要把该VIA和同net的PAD再连接一次飞线才会消失。。。可能是我操作方法不对吧?
      }5 P* f/ A; q+ b5 D第一次用PADS,还在摸索中,目前看来就用Verify的结果吧。谢谢了!

    该用户从未签到

    5#
     楼主| 发表于 2013-10-15 12:52 | 只看该作者
    subrina 发表于 2013-10-15 11:58
      D; P7 k. R6 x) J- f, Y2 b; z/ _0 n我也是相信DRC检查的,应该没有问题。楼上说的可能是报告认为没有连上的原因之一,我想可能还包括你的线有 ...
    . `2 I2 m$ E+ M) j! b* j& b
    嗯就用Verify的结果了,谢谢你!

    该用户从未签到

    6#
    发表于 2013-10-15 13:07 | 只看该作者
    首先,您的板子是否有多层覆铜接地?这种结果有可能是因为一层上(往往是元件面)覆铜之后,由于走线和元件布局的原因,有很多块被隔断的孤立的铜被认为是未完全连接的,而实际上这些孤立铜层上都有过孔在另一个接地平面上连接上了,所以DRC不会报错,不知道是不是这种情况

    该用户从未签到

    7#
     楼主| 发表于 2013-10-15 13:28 | 只看该作者
    cloudy19880824 发表于 2013-10-15 13:07$ _2 b, t4 U* Y4 i! {
    首先,您的板子是否有多层覆铜接地?这种结果有可能是因为一层上(往往是元件面)覆铜之后,由于走线和元件 ...

    ( ]6 D' }( t* T$ Z/ W1 r有可能,有些地方确实没法走线进去了,只有通过覆铜+VIA的方式.Connectivity没问题的话 应该就还好。另外请问一下有没有遇到过Connectivity 检查没问题,但是依然有飞线的情况?

    该用户从未签到

    8#
    发表于 2013-10-15 14:00 | 只看该作者
    jxyggg 发表于 2013-10-15 13:281 r0 s; g- A4 n
    有可能,有些地方确实没法走线进去了,只有通过覆铜+VIA的方式.Connectivity没问题的话 应该就还好。另外 ...

    , ]9 B3 f7 P+ F曾经有过一次忘了更改了哪个设置,所有GND的飞线就都出现了,不过只要重新做一次connectivity的检查,应该就不会还有飞线出现的

    该用户从未签到

    9#
     楼主| 发表于 2013-10-15 14:18 | 只看该作者
    cloudy19880824 发表于 2013-10-15 14:00
    ; b% j" S/ y% |曾经有过一次忘了更改了哪个设置,所有GND的飞线就都出现了,不过只要重新做一次connectivity的检查,应 ...

    : ]0 |- Y4 D0 C+ `- c好的!感谢!有了高手帮忙,心里也要稳当些了!

    该用户从未签到

    10#
    发表于 2013-10-15 15:52 | 只看该作者
    tools-Verify Design-connectivity  这个完全可以相信!

    该用户从未签到

    11#
     楼主| 发表于 2013-10-15 16:13 | 只看该作者
    jimmy 发表于 2013-10-15 15:52
    4 Q) o; ]# f4 h5 G5 d& |tools-Verify Design-connectivity  这个完全可以相信!
    ) ~6 j; C/ C% B+ F$ u8 ]
    好!THX!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-17 11:25 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表