找回密码
 注册
关于网站域名变更的通知
查看: 1483|回复: 4
打印 上一主题 下一主题

[仿真讨论] ddr3 这样分组怎么样 ?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-7-19 10:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在的系统是8个芯片,16bit的,. A5 a* y5 r5 i7 }# ^0 [
分组成:0 K  X: `. ~6 X' A* ]5 W$ `) j
数据:DQ0-DQ15, DML, DMU. LDQS差分对,UDQS差分对+ g" I+ a# n( U1 U' ~' q/ p4 J- B* ~
时钟:差分时钟CK,CK#
1 t  J/ |4 L5 J  s$ T地址+剩余:A0-A15,BANK,CKE等等。. h. r5 E3 F$ m- s0 {0 h
! A% W; R' B5 N! B" R( _; n
每个芯片的数据组,组内等长,芯片与芯片之间不等长,比如DQ0-DQ15,组内线等长,但是与DQ16-DQ31的组不等长
' M/ b8 b8 I# h; y% T. ?线采用5mil,间距15mil

该用户从未签到

2#
发表于 2013-7-19 17:35 | 只看该作者

  {/ d* o# A& c( V' j, l; u: ^* S6 `* ^DQ0-DQ7, DML, LDQS为一组,DQ8-DQ15, DMU, UDOS为另一组数据,组内严格等长。
4 p2 Z# F) H$ q! I9 H6 ~( P! }clock应纳入address, command实现等长

该用户从未签到

3#
发表于 2013-7-19 20:53 | 只看该作者
pcbdesigner 发表于 2013-7-19 17:35 : Z4 x' l& C7 o1 n0 G3 H
DQ0-DQ7, DML, LDQS为一组,DQ8-DQ15, DMU, UDOS为另一组数据,组内严格等长。
$ |7 ?3 B7 V" q6 @: @6 q5 i4 _clock应纳入address, com ...
- v, [( m% P) c* C( @4 I
# N# w1 R' p5 m
楼上说的很对,只是不知道这个是DDR几代,DDR2以前的(包括DDR2)组间skew也是有限制的;DDR3还好。

该用户从未签到

4#
 楼主| 发表于 2013-7-20 22:12 | 只看该作者
pcbdesigner 发表于 2013-7-19 17:35 ( v3 R+ \- H' F$ h3 L! x
DQ0-DQ7, DML, LDQS为一组,DQ8-DQ15, DMU, UDOS为另一组数据,组内严格等长。' D/ [% J4 r( S! R+ V5 V
clock应纳入address, com ...

9 A' b& q! U5 `, O) X好的,谢谢·~

该用户从未签到

5#
发表于 2013-7-21 14:01 | 只看该作者
CKE都出来了,应该是DDR3吧???3 k9 ~& C( u3 w  w5 k
得益于leveling技术,字节内部11根线等长就行了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-28 06:24 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表