找回密码
 注册
关于网站域名变更的通知
查看: 1217|回复: 6
打印 上一主题 下一主题

求助帖

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-6-26 11:09 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
什么情况下用到蛇形线,像usb数据线,有没有阻抗匹配的问题,需不需要绘蛇形线做匹配,如何用ad绘制蛇形线
' J0 y8 P, n' E4 v; S7 g# R+ t) E3W原则是面对的是高速信号线的吧?

该用户从未签到

推荐
发表于 2013-6-26 14:49 | 只看该作者
jianhuawei 发表于 2013-6-26 14:36
: G( ]  o( E( f; P4 Y9 M. c7 }2 Q90om的阻抗用ad可以自动计算并调整么,一直搞普通的板子,现在对usb无从下手
* x6 h% R1 J4 V( M) A0 Y. r
AD软件是没办法计算的。可以用Shortcut to Si9000计算,然后再根据计算出来的值,进行补偿。也可以让制版客户提供一个参考值来设计。

评分

参与人数 1贡献 +5 收起 理由
anjisuan + 5 赞一个!

查看全部评分

该用户从未签到

2#
发表于 2013-6-26 12:45 | 只看该作者
本帖最后由 黑驴蹄子 于 2013-6-26 14:07 编辑 : c8 U8 b2 K, \; f" L# T
( I$ j( f  |7 F0 Y- H
蛇形线很多用在差分线等长场合   AD走蛇形   走线状态下shift+A8 }1 d9 K9 _/ K2 F, y
所谓的什么3W原则3H原则都是视情况而定   PCB设计涉及到的各行业各种产品太广   根本不能一概而论7 p' F% L% }- }' @1 |
4 ]5 {, a8 i, r( `& J

评分

参与人数 1贡献 +5 收起 理由
anjisuan + 5 支持!

查看全部评分

该用户从未签到

3#
发表于 2013-6-26 13:27 | 只看该作者
本帖最后由 lap 于 2013-6-26 13:28 编辑
7 b4 Q% l& j* N* I6 z& `! R# A
( Q. `/ |6 z% a# f为解决信号时序问题,绕等长,每组信号线间一般会用到蛇形走线;另一种情况,是信号有要求延迟时间,而实际上在PCB上面走线长度达不到,需要用蛇形走线来加长走线。0 q) ^/ w, c- F6 K
USB数据线一般都是控制90欧姆阻抗的,最好是差分之间做下等长。1 o3 {6 L. M: @0 T. Z% T
3W原则是为了减小信号之间的串扰问题。并不像上面所说的对高速信号而已的,只要是信号走在一起,肯定就会存在串扰问题,只是严重情况不一样而已。在信号速率不高的情况下,串扰影响较小,但如果在高速信号(达到10几个GHz)的情况下,串扰就会比较明显了。如果保证信号3W间距的话,可以减小信号串扰的80%--90%。

无标题.jpg (336.87 KB, 下载次数: 1)

无标题.jpg

评分

参与人数 2贡献 +10 收起 理由
ldkopaq + 5 很给力!
anjisuan + 5 很给力!

查看全部评分

该用户从未签到

4#
 楼主| 发表于 2013-6-26 14:13 | 只看该作者
学习了,谢谢各位

该用户从未签到

5#
 楼主| 发表于 2013-6-26 14:36 | 只看该作者
90om的阻抗用ad可以自动计算并调整么,一直搞普通的板子,现在对usb无从下手
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-23 22:50 , Processed in 0.140625 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表