找回密码
 注册
关于网站域名变更的通知
查看: 3069|回复: 18
打印 上一主题 下一主题

[仿真讨论] 问个问题,8颗DDR3的芯片走什么拓扑比较合适?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-6-21 11:11 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一个核心板,上面有8颗DDR3,咋样拓扑比较合适啊?: J% Q, p3 O8 w; i. @% x% S% M$ A
8颗同层走菊花链,还是双面各4颗走T型?
- o$ }8 s/ }4 @; f
/ _" K( p  X2 d* M还是其他的呢?

该用户从未签到

推荐
发表于 2013-10-15 15:03 | 只看该作者
Navi 发表于 2013-9-30 15:51
0 ~# [5 O: ?) J6 |+ z% H楼主,别人说走什么拓扑结构都没有用,关键是看您的芯片是支持什么拓扑结构的走线。通常DDR3是走fly-by结构 ...

4 m2 D( a4 N! n! o: d# o什么叫做读写平衡呢?

该用户从未签到

推荐
发表于 2013-9-30 15:51 | 只看该作者
楼主,别人说走什么拓扑结构都没有用,关键是看您的芯片是支持什么拓扑结构的走线。通常DDR3是走fly-by结构的,但是也见过DDR3走T型结构的,而且走fly-by结构系统无法工作,究其原因是因为controller不支持读写平衡。所以还是要看controller是否支持读写平衡来决定。如果支持读写平衡就用fly-by结构,如果不支持读写平衡就用T型结构。

点评

支持!: 5.0
支持!: 5
说得对!  发表于 2013-9-30 16:33

该用户从未签到

推荐
发表于 2013-10-17 14:36 | 只看该作者
Navi 发表于 2013-9-30 15:51+ e. w" M+ S9 j9 ~
楼主,别人说走什么拓扑结构都没有用,关键是看您的芯片是支持什么拓扑结构的走线。通常DDR3是走fly-by结构 ...
. U1 j5 `& ^/ S6 T  Q" F$ [
走哪个拓扑要看你的CLK与DQS之间的时序怎么控制.如果CLK与DQS之间需要做等长,那就走T拓扑.如果CLK与DQS之间不需要做等长,那就走菊花链.

该用户从未签到

2#
发表于 2013-6-24 08:03 | 只看该作者
走菊花链

该用户从未签到

3#
 楼主| 发表于 2013-6-24 20:45 | 只看该作者
本帖最后由 liuyu305 于 2013-6-24 20:46 编辑 5 t  \4 X, N5 z) l9 V
wdc 发表于 2013-6-24 08:03 $ _. \7 h* b7 N- ]; g
走菊花链

1 P9 l& J% q+ X+ x% p2 _5 A5 K: O6 w/ E/ a
那帮忙看下这样的布局可以的吧?

未命名.jpg (177.23 KB, 下载次数: 9)

未命名.jpg

该用户从未签到

4#
发表于 2013-6-25 08:06 | 只看该作者
可以的

该用户从未签到

5#
发表于 2013-6-25 22:21 | 只看该作者
做平板的吧,是64位系统,现在四核的平板都这个样的了。

该用户从未签到

6#
 楼主| 发表于 2013-6-26 20:36 | 只看该作者
不是平板,是帮一个朋友画的,图像处理方面的

该用户从未签到

7#
发表于 2013-6-27 22:03 | 只看该作者
试着把DDR3顶底对贴

该用户从未签到

8#
 楼主| 发表于 2013-6-28 11:10 | 只看该作者
风刃 发表于 2013-6-27 22:03
  M, Y6 C. H/ d9 K* W试着把DDR3顶底对贴

. c6 m4 l3 j4 @- N目前我改成对放了,当时布局的时候没注意,这个线路是2rank的,所以只好对贴了,现在我在参考JEDEC Standard No. 21C,里面的布局

该用户从未签到

9#
发表于 2013-7-21 14:08 | 只看该作者
注意地址、控制驱动能力

该用户从未签到

10#
发表于 2013-9-25 16:06 | 只看该作者
推荐双面贴,因为按照你那样排下来地址线太长,可能拖不动。

该用户从未签到

11#
发表于 2013-9-27 09:19 | 只看该作者
我们的平板(原厂走线)时钟,控制,地址组走T型,数据组点对点,DDR3速度能跑到400多MHz。

该用户从未签到

14#
发表于 2013-10-15 16:17 | 只看该作者
James‘ 发表于 2013-10-15 15:03
0 w, D3 m- p+ B; q什么叫做读写平衡呢?
0 t# Y' q4 s& A6 A2 C
大家中文是这样说的,其实JECDE里面是说的“write leveling”。这是为了调节时序关系,通过CPU的寄存器来改变信号之间的时序关系,以达到设计的时序要求。需要更加详细的说明,请参看JEDEC的规范。

点评

支持!: 5.0
支持!: 5
谢谢!  发表于 2013-10-15 17:01

该用户从未签到

15#
发表于 2013-10-15 17:42 | 只看该作者
JECDE里面是说的“write leveling"是调整CLK与DQS信号之间的时序关系的.Memory Controller 会通过一些Training来调整CLK与DQS的时序关系。这种情况CLK与DQS信号之间是不需要做等长的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-28 05:18 , Processed in 0.171875 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表