找回密码
 注册
关于网站域名变更的通知
查看: 7024|回复: 14
打印 上一主题 下一主题

关于SD卡电路设计:上拉电阻使用的是51K还是10K?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-2-3 00:00 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 chenlinfeng88 于 2013-2-3 00:01 编辑
+ W, @% ]' z: u5 R5 W' ^+ a/ F; v4 m
如下图的SD卡接口电路,有如下问题:+ x! D* [4 ?) Q, b1 B8 B
1、最近发现SD卡接口电路中使用的上拉电阻有些方案使用的是51K,有些方案使用的10K,那么上拉电阻到底是10K,还是51K?有没有SD卡设计规范文件?
$ N3 ]# R/ f4 O8 d5 v$ y3 m2、还有SD卡接口电路中的TVS管有没有必要加?不加损坏主芯片的可能性有多大?
0 V0 A% K% |4 }, m% B3、dat0~dat3、cmd、clk线上的匹配电阻有没有必要加?
4 q! _9 b* S9 u8 I6 T0 w0 h

1.PNG (53.51 KB, 下载次数: 8)

SD

SD

该用户从未签到

2#
发表于 2013-2-3 07:15 | 只看该作者
首先,上拉电阻的大小,看你的上拉电压和速度。如果是我的话,3.3V我喜欢加稍强一点的上拉10K或4.7K,如果要控制功耗很严格的话加大点也可。TVS,如果外部经常插拔 的话加上安全一点,另外在看看芯片内部有加没有。个人意见,仅供参考

该用户从未签到

3#
发表于 2013-2-3 15:33 | 只看该作者
芯片一般都会有一定上拉,这个可以不加;至于匹配电阻,最好在clk串个电阻。

该用户从未签到

4#
发表于 2013-2-4 09:01 | 只看该作者
上拉电阻 建议选用10K的,5 r4 i& U1 P+ ]- m
dat0~dat3、cmd、线上的匹配电阻主要参考datasheet,有的话就加,没有可以不加。
7 m' d8 |" L; I( N* `( Dclk的频率是多少,如果频率比较低,不足以产生信号完整性问题,则不需要加匹配电阻,不过主要还是要参考datasheet

该用户从未签到

5#
发表于 2013-2-5 16:58 | 只看该作者
上拉电阻跟芯片输出的驱动强度有关系,并不是固定的。驱动强度高,信号上升沿陡,可以用大的上拉电阻;驱动强度弱,信号上升沿平缓,可以用小的上拉电阻;

该用户从未签到

6#
发表于 2013-2-5 17:06 | 只看该作者
学习一下,其实现在DATASHEET 中参考设计说明也不是很多。

该用户从未签到

7#
发表于 2013-2-5 17:19 | 只看该作者
lxizj 发表于 2013-2-5 16:58
9 J* u8 ], G3 `$ N2 n* c3 g$ r上拉电阻跟芯片输出的驱动强度有关系,并不是固定的。驱动强度高,信号上升沿陡,可以用大的上拉电阻;驱动 ...
# N' e. b& g/ V4 f' P) t
请问你的意思是,我需要上升沿陡就加大电阻?

该用户从未签到

8#
发表于 2013-2-5 17:24 | 只看该作者
学习学习!!

该用户从未签到

9#
发表于 2013-2-6 04:59 | 只看该作者
具体设计时,要参考(芯片)手册推荐电路如何处理的。但实际上很多时候对上下拉电阻的大小并没有那么严格的定义,如果你经常拆山寨机器的话,你会发现他们把能省的全部都省了。。。我就见过山寨的DV机上的SD卡电路,是没有上拉电阻的。。。。

该用户从未签到

10#
发表于 2013-2-6 08:43 | 只看该作者
上拉会影响发到速度,根据需求定参。

该用户从未签到

11#
发表于 2013-2-18 10:21 | 只看该作者
所有的数据和命令线必须上拉,才能保证空闲时是高电平状态,这个是协议要求的。

该用户从未签到

12#
发表于 2013-2-18 14:55 | 只看该作者
一般是上拉10K电阻

该用户从未签到

13#
发表于 2013-2-19 12:56 | 只看该作者
建议用10K的,用51K线长点有可能收不到数据,以前遇到过

该用户从未签到

14#
发表于 2013-2-21 13:36 | 只看该作者
若是功耗控制严格就用大一些的电阻上拉。

该用户从未签到

15#
发表于 2013-2-22 16:16 | 只看该作者
xiaoyunvsmm 发表于 2013-2-5 17:19
  }- F2 j  G. \8 ^% w6 \请问你的意思是,我需要上升沿陡就加大电阻?
% d, e' u0 P- o0 U
不是,你需要上升沿陡的话,应该是降低上拉电阻阻值,增加上拉驱动电流;
" J# p1 c4 f% `- |5 z芯片驱动强度比较足的情况下,上升沿本来就比较陡,可以增大上拉电阻阻值(或去掉),减小上拉驱动电流,降低功耗。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-16 13:03 , Processed in 0.109375 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表