找回密码
 注册
关于网站域名变更的通知
查看: 1028|回复: 1
打印 上一主题 下一主题

[仿真讨论] 仿真SN74LVC16T245的问题疑惑

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2013-1-11 18:24 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    仿真SN74LVC16T245的问题疑惑
    5 A. [0 ?0 L# g5 x6 t. U( n- {# Z" y% N2 i- T& {

      f  Z! w' q7 T9 _7 e9 X: {6 I5 }7 m- b0 M# t
    3 ~" n1 D# n2 x! \4 P
    使用SN74LVC16T245的IBIS文件进行简单的分析,想仿真vcca=1.8v,vccb=3.3v情况下的波形输入与输出
    " h7 D7 w$ ^$ K1 z: X9 {' l% A0 F" M& n  g) \- p$ B) s* n
    那么应该怎么才算正确呢?
    2 e8 x7 z5 ]( w% u( t( k: X! `" L$ a! o# Z
    下面是我的电路结构:
    ' U5 R4 k9 e( [* u6 }2 W) P+ M& r6 g  p7 q
    使用FPGA模型的一个SSTL18_II的IBIS,供电1.8v,输出端加上封装寄生参数RLC  x1 ~) G6 ^4 {6 e- T* u2 \
    中间加一个33欧电阻: d. x3 S0 a+ M- R
    然后直接连接到LVC16T245_IO_33,输入输出加上封装寄生参数RLC8 h. b" e  ]- J" X/ `

    ( n- Q: q0 S: k5 l% j* D  h8 o/ x7 }8 f& l( S4 _$ o, f) F
    怎么看输出波形比输入波形更缓呢?5 S+ k1 ?2 V5 ]
    " a0 p) R8 w, c7 [
    . N3 u+ k2 |* N3 K3 j; x/ c) f

    ! k3 I4 }7 B% f9 }5 H
    9 m# ~6 u& X+ O) e; b3 s7 C
    : D" R! i+ j  B' ?4 @9 A. \
    7 L; {. y  d# f  D* @

    该用户从未签到

    2#
    发表于 2013-1-19 16:49 | 只看该作者
    应该是看上升时间和下降时间吧
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-29 15:13 , Processed in 0.109375 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表