找回密码
 注册
关于网站域名变更的通知
查看: 966|回复: 11
打印 上一主题 下一主题

请教几个FPGA的问题....请大家进来看看

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2013-1-11 09:11 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
第一:FPGA有复位引脚(RST)么?需要连接复位信号么?/ d1 `2 a/ d- c1 C9 Z" b
第二:FPGA连接DDR2,要接到DQ信号上还是DQS信号上?还是说随便接IO就可以?
. [& i& `' \- O  }6 o/ s  P附上Cyclone IV引脚说明一份,请大家指导我一下...
2 y) G6 c% W5 k/ x/ I PCG-01008.pdf (172.89 KB, 下载次数: 28) " l" N( }, c& ~6 r; K
也请和我一样不明白的朋友帮我顶起~~~

该用户从未签到

2#
发表于 2013-1-11 09:21 | 只看该作者
1.FPGA本身没有复位引脚,但内部系统需要复位引脚,因此需要内部设计时将复位引脚分配到FPGA的外部引脚上。* J1 J7 _+ V+ \! ~
2.DDR2是不能随便接的,DQ和DQS都需要,是成组出现的。8位或16位DQ需要一个DQS。(数据线)

该用户从未签到

3#
发表于 2013-1-11 09:24 | 只看该作者
楼上仁兄解释1不敢苟同

该用户从未签到

4#
 楼主| 发表于 2013-1-11 09:54 | 只看该作者
popcup512j 发表于 2013-1-11 09:21 & q# E2 F3 y! T1 X: g( L- ~
1.FPGA本身没有复位引脚,但内部系统需要复位引脚,因此需要内部设计时将复位引脚分配到FPGA的外部引脚上。 ...
! J! L8 p6 h/ \$ P3 R
1、按照你的说法就是复位引脚没有专用的,自己指定就可以对吧?- `% J& c9 g, g+ N; N" }2 N5 H' i6 \
2、DQ和DQS不能随便连接IO,要连接到专用的DQ、DQS功能引脚上对么?

该用户从未签到

5#
 楼主| 发表于 2013-1-11 09:55 | 只看该作者
xin_515 发表于 2013-1-11 09:24
& G" C: H- d; p# Q楼上仁兄解释1不敢苟同

2 S) l# e& m5 Z$ z% E) Q那请问你有什么不同的看法么?麻烦把你的想法也说出来供大家参考学习一下可以么

该用户从未签到

6#
发表于 2013-1-11 09:59 | 只看该作者
有看了看资料,我回答的第一点确实有些问题。
+ k# T! U+ O1 y想要FPGA本身重新加载的话需要控制DEV_CLRn引脚。) b$ _3 }9 Q9 Y' t- T+ e& l
因为长期用altera的官方配置电路,这部分没有深入研究。' S1 v! b# U5 F' s
所以想当然回答了。

评分

参与人数 1贡献 +5 收起 理由
xiaoyunvsmm + 5 谢过~~

查看全部评分

该用户从未签到

7#
发表于 2013-1-11 10:02 | 只看该作者
本帖最后由 popcup512j 于 2013-1-11 10:11 编辑
, X5 ]1 }5 d( ~) v/ @8 C5 p- A
xiaoyunvsmm 发表于 2013-1-11 09:54 + k0 m; K+ X& q8 `
1、按照你的说法就是复位引脚没有专用的,自己指定就可以对吧?* k0 r( {* k2 I# X: M
2、DQ和DQS不能随便连接IO,要连接到专用 ...

! v' K& o0 j/ ^- L& A9 t4 S0 H8 v; E( J4 Z/ {6 N
如果说,不是重新加载FPGA硬件功能的话只要分配一个引脚就可以。5 g2 ]8 ?# h. s
如果复位的同时还要加载FPGA的硬件,那就需要控制配置部分电路,DEV_CLRn这个引脚。! h! q, ~! D3 L6 q/ R
DQ和DQS确实不能顺便接。最好还是能有project编译一下,看看能不能满足时序。

该用户从未签到

8#
 楼主| 发表于 2013-1-11 10:14 | 只看该作者
popcup512j 发表于 2013-1-11 10:02
: [! R+ [1 W6 {/ b  I如果说,不是重新加载FPGA硬件功能的话只要分配一个引脚就可以。; x7 U4 m: }9 K8 w  A8 c$ e
如果复位的同时还要加载FPGA的硬件, ...

' ^1 D- j9 `) \对了,我还想问问,DDR2的地址信号不用接在DQ专用引脚上对吧?呵呵,谢谢~~

该用户从未签到

9#
发表于 2013-1-11 10:22 | 只看该作者
本帖最后由 popcup512j 于 2013-1-11 10:24 编辑 5 o0 c; f4 H1 c( u2 R& n
xiaoyunvsmm 发表于 2013-1-11 10:14 6 J8 H7 C, m; W" S% y% x. P  k
对了,我还想问问,DDR2的地址信号不用接在DQ专用引脚上对吧?呵呵,谢谢~~
% C) T7 ^1 U& D' \8 `

; Z6 l5 g8 ~* f1 r/ ?  s那个是没有这种特殊的要求的。但是不要和数据引脚太远,尽量在一个bank内。最好做个project仿真一下,满足时序要求不。2 E8 P  E. t: s6 h$ M$ x
你可以到altera官方网站上下个开发板的包,里面有原理图和PCB版图。
+ ^5 W) q# L) U你可以参考一下。

该用户从未签到

10#
 楼主| 发表于 2013-1-11 10:34 | 只看该作者
popcup512j 发表于 2013-1-11 10:22 & _7 H/ \) h5 C3 e8 D  @( r( q
那个是没有这种特殊的要求的。但是不要和数据引脚太远,尽量在一个bank内。最好做个project仿真一下,满 ...
0 t. q' [% j' V% u. x
好的。小弟刚涉及这一块...不懂的太多~~

该用户从未签到

11#
发表于 2013-1-11 10:37 | 只看该作者
那一定要仔细看看你一开始上传的那个文档。
8 O6 S/ X( y' [$ y$ a3 T7 i6 R1 c( D另外,去altera下个开发板的资料包看看,会有很大的帮助。

该用户从未签到

12#
发表于 2013-1-11 12:18 | 只看该作者
复位应该没什么要求,接到复位就好。- e2 e9 s3 A" C
DQS要接到GC或者CC比较好,DQ一组线尽量接同一组IO,做到timing的匹配
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-18 09:12 , Processed in 0.171875 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表