找回密码
 注册
关于网站域名变更的通知
查看: 4154|回复: 14
打印 上一主题 下一主题

AD09中两点疑问

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-12-25 13:32 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请问AD09中 # j% k$ w2 j$ x$ u

$ f, ~* L! h* h1. 在丝印层添加了FILL 后,如后让FILL 避让 PAD 在规则中怎么设置。0 U! y; M& [% [, g% ?. X
2. 对于有内层,且是负片层的板子,如何设置 内层距板边的距离,默认是20mil
1 |: u" @; p8 ?! L- o! E. _6 v6 M. Y& C

该用户从未签到

2#
发表于 2012-12-25 13:43 | 只看该作者
1.FILL是死铜...你铺的什么样就是什么样...不管在哪一层都不会避让PAD....
8 O- L# E( y8 M5 k. r/ e1 B2.想保证内层铜皮距离板边的距离那就在内电层照着板框画40mil的粗线...这样就行了...建议这样画的时候电源层的走线比地层的走线画粗一点...保证20H原则...

点评

支持!: 5.0
支持!: 5
  发表于 2013-1-7 15:23

该用户从未签到

3#
 楼主| 发表于 2012-12-25 13:48 | 只看该作者
77991338 发表于 2012-12-25 13:43
4 b: _& A1 Z9 H4 ?) l! G1.FILL是死铜...你铺的什么样就是什么样...不管在哪一层都不会避让PAD....
9 e( {0 X' h; r2.想保证内层铜皮距离板边的距离 ...

$ N% |0 t1 y3 e" V4 d谢谢解答,- _) o$ g! |( y4 C( C( {) k

; L, I/ S0 w" d3 `1. 在 TOP OVERLAY 画出的FILL 是丝印,我看到别家公司的产品会在排插背面 铺满矩形丝印,防止过炉沾锡。他们的PAD和丝印都是有避让的,难道不是AD的作品?
% C3 y" I6 N9 _3 f2.若定义了板子外形,AD会自动在外围加上40mil的切割线,内外各20mil  我是想问系统自动加的切割线可否自定义宽度。' j* ~; s& R4 s

9 t5 D" M4 F& ?
' R2 L5 v" n1 J: R1 i& z# c谢谢!!

点评

这个制版厂后处理更方便(焊盘某层和丝印叠加处理),你只需在要求中注明:要求厂家 丝印不上焊盘过孔即可...  发表于 2012-12-26 08:55

该用户从未签到

4#
发表于 2012-12-26 08:48 | 只看该作者
在接插件背面铺丝印我知道,但是貌似AD里面想做到在丝印层画fill或者polygon想与焊盘避让貌似不行的吧...与焊盘属性有关的层有所有走线层电地层在加上solder paste层...与overlay层没有任何关系...想要定义两者之间的规则貌似是不行的....

该用户从未签到

5#
发表于 2012-12-26 08:56 | 只看该作者
本帖最后由 wanghanq 于 2012-12-26 09:14 编辑
% _9 j. z6 @3 M5 b: _. N9 i
eversong 发表于 2012-12-25 13:48
; {1 J( z) V" f谢谢解答,5 P; Y) n* h; h1 s+ }$ f! i  Y

( U: c9 k  o1 |  R9 I1. 在 TOP OVERLAY 画出的FILL 是丝印,我看到别家公司的产品会在排插背面 铺满矩形丝印, ...

( b  r$ a, ~6 j6 R- U9 [( I; z9 A" p& U2 _  }5 x# H/ {2 Z
这个制版厂后处理更方便(焊盘某层和丝印叠加处理),你只需在要求中注明:要求厂家 丝印不上焊盘过孔即可...: ~$ o6 s% W2 ]+ A0 z# y
% w% q7 r4 V( K: I/ d
也就是说:我们要了解 哪些是必须在 pcb画图软件中完成,哪些 则是 pcb制板厂后期处理完成。对于丝印和焊盘(必要时还有过孔),在我们的外协厂家中,即使你有时忽略了备注说明,他们的默认处理方式是丝印不允许上焊盘(如有疑义会和制板人员沟通情况),但注明最好,一旦丝印上焊盘,则完全是厂家全责(不扯皮)。对于一个良好的合作外协厂家来说,除了要查看gerber等资料的完整性外,客户的额外文本要求也是必须要遵循的(无理要求除外)。
% j/ {, J; y) h( I# O6 e0 E1 r; y( w. t$ O1 l0 d2 o
这也就是我们可以看到 某些软件的文档中 器件封装中丝印和焊盘不用特别处理的缘由之一,但在 protel 的板块中我们常会看到 老手们提示说 器件丝印在封装制作时就避让焊盘等...  (可能protel使用人群的众多,接触各类良莠不齐制版厂众多的原因导致这种习惯,这种前处理习惯自有它的好处,但作为业内人士,了解这点还是有必要的)

点评

支持!: 5.0
支持!: 5
谢谢!学习了。  发表于 2013-1-7 15:17

该用户从未签到

6#
发表于 2012-12-26 11:10 | 只看该作者
77991338 发表于 2012-12-26 08:48 8 y6 N. `6 }8 H% |
在接插件背面铺丝印我知道,但是貌似AD里面想做到在丝印层画fill或者polygon想与焊盘避让貌似不行的吧...与焊 ...
/ r3 X  U! c* v# V9 I: H
先用覆铜避让,然后将其改为丝印就搞定了{:soso_e121:} & l7 K6 O( t, H2 o+ X1 H. V

# }, p- n# J2 M  f: C8 u: h0 F

点评

支持!: 5.0
支持!: 5
NBlity  发表于 2013-1-7 15:21

评分

参与人数 2贡献 +20 收起 理由
wanghanq + 10
77991338 + 10 好方法...我怎么就没想到

查看全部评分

该用户从未签到

7#
发表于 2012-12-26 11:11 | 只看该作者
wanghanq 发表于 2012-12-26 08:56
. O, g6 X3 c9 O( r9 v5 |这个制版厂后处理更方便(焊盘某层和丝印叠加处理),你只需在要求中注明:要求厂家 丝印不上焊盘过孔即可 ...

7 n1 I6 I. ?( K2 Z* R, y. M你这个办法也行,自己做出来更好{:soso_e130:}

该用户从未签到

8#
发表于 2012-12-27 09:51 | 只看该作者
本帖最后由 wanghanq 于 2012-12-27 14:23 编辑 # I8 c0 \( C/ i0 T
黑驴蹄子 发表于 2012-12-26 11:10 9 S3 T4 Q3 M( [4 |, M
先用覆铜避让,然后将其改为丝印就搞定了
8 v7 M: ^4 m( ~2 C4 T( V

, z6 u$ A0 q2 r! j/ K3 {! v; q/ z备注:这里仅是探讨,内容仅限参考。
9 S0 r1 K$ L8 `" N: U  p2 r6 n& ~: x, o. |3 p1 n% V
因接触 ALLEGRO 文档中很少在丝印和过孔避让上做过多的处理(考虑后期gerber处理更便捷简单,根本没必要在这里花费时间来处理),所以更倾向于不做处理。 protel的随意性很大(当然其他软件也是可办到的),如果非要处理,操作变通性很多(如你上面提到的),但从资料处理分工上感觉,PCB中不做处理,而让制版厂处理 这种流程 是个人当前推荐的做法(之前仅使用protel时也总认为在pcb时处理更好),不过这种推荐 的前提 是要有一个好的 外协PCB制板厂和完善的加工辅助说明,这是大前提,反之还是在PCB时期处理为好。
. z$ H7 _& \& k9 S7 a4 ?* r* ]
) s2 x  Z* }5 y1 D) @8 V. A$ i1 d良好的合作外协厂一旦处理错误:1.无条件免费重新再做 2.时间紧时,通过协商“免费”提供错误样板,同时加紧改做正确板
6 k3 [- E0 u$ G( _; T& C; L
& ~. ^* l& q! X5 a& u3 w7 E感觉做与不做可由个人习惯或公司规范来选择是前期处理还是后期处理,从错误规避角度看,前处理彻底解决了丝印被错误加工的可能。从这个角度看,前处理必要性也是很大的。只是当铺铜参数选择不当时数据量增加,且有时不如制版厂处理时的效果好(正片和负片的缘由之一也是考虑数据量的原因) 。0 P8 o8 b& p) O7 d9 D( g
  _. I% Y9 @5 T0 I
另:估计你上面这么简单的提醒后,还是会有人不会操作{:soso_e127:}

该用户从未签到

9#
发表于 2012-12-27 14:54 | 只看该作者
wanghanq 发表于 2012-12-27 09:51
- D. r' a& K4 t0 a! q: z  l+ Z备注:这里仅是探讨,内容仅限参考。; y6 x) k! m+ }& B; W
9 E# m6 p" j0 X3 T
因接触 ALLEGRO 文档中很少在丝印和过孔避让上做过多的处理(考 ...

' \1 J$ y" T& z  x: ^; [2 B{:soso_e113:} 这个方法很实用   我经常这样干

该用户从未签到

10#
发表于 2012-12-27 15:01 | 只看该作者
黑驴蹄子 发表于 2012-12-27 14:54
+ L4 |; A, k5 L1 a1 w3 s- e这个方法很实用   我经常这样干

+ Z$ r; T7 G8 C# j是啊,之前需要时也只能这么处理   ^_^ ^_^   r- K' c# m- w! b9 G! R6 e. s
只是现在越来越不希望这么做了(因我们和PCB厂家有详细的合同说明保证资料后处理的正确性...)
' W& F* [/ C8 P7 ?9 }/ d2 K0 _0 Z6 [3 w( f
蹄子,又有 类 伸手党  要大伙推荐仿真软件了,我提示说 让其 先总结 下 他在网上找到的软件(很多)等或许有人会指点...

该用户从未签到

11#
发表于 2012-12-27 18:04 来自手机 | 只看该作者
对于内电层内缩,在层堆栈编辑器,快捷键d+k,中双击内电层设置内缩值,不规则的板框也很实用。

点评

支持!: 5.0
支持!: 5
我靠!又学习了。  发表于 2013-1-7 15:19
预先 +10  发表于 2012-12-27 23:22

评分

参与人数 2贡献 +20 收起 理由
wanghanq + 10
77991338 + 10

查看全部评分

该用户从未签到

12#
发表于 2012-12-28 18:08 | 只看该作者
1. 在丝印层添加了FILL 后,如后让FILL 避让 PAD 在规则中怎么设置。
: z. {' z$ \% o( V, Z! Z) VFILL是无法设置避让的,如果只是要去除PAD 上的TO层FILL只要制板时候和厂家说明套除上焊盘字体符即可。
+ z- K2 s1 q& c  ~0 w
1 F, D! n5 u6 L2. 对于有内层,且是负片层的板子,如何设置 内层距板边的距离,默认是20mil
9 {- v- M8 K' h, s8 _' \3 r   内电层的板边距是在层的堆栈管理中设置,双击相应层,在弹出的对话框中设置。

点评

支持!: 5.0
支持!: 5
谢谢!  发表于 2013-1-7 15:22

评分

参与人数 1贡献 +10 收起 理由
wanghanq + 10 学习 “套除” 关键字,谢

查看全部评分

该用户从未签到

13#
 楼主| 发表于 2013-1-7 15:20 | 只看该作者
谢谢大家的解答!!!感觉论坛又活跃了许多!

该用户从未签到

14#
 楼主| 发表于 2013-1-7 15:22 | 只看该作者
wanghanq 发表于 2012-12-27 09:51 $ |* I& w6 e/ d  {
备注:这里仅是探讨,内容仅限参考。
  q4 F$ d0 \! u  r+ j3 o
2 [! Z/ ^* K# x% K2 b3 h/ p( E% h8 @因接触 ALLEGRO 文档中很少在丝印和过孔避让上做过多的处理(考 ...
. s7 ^9 x- W0 \2 x1 y- t
wanhanq 对于PCB Layout 理解的境界已是我辈望尘莫及的高度。佩服!

该用户从未签到

15#
发表于 2013-1-7 21:33 | 只看该作者
eversong 发表于 2013-1-7 15:22
% `7 E8 \5 S- z8 r1 Iwanhanq 对于PCB Layout 理解的境界已是我辈望尘莫及的高度。佩服!
" {" v) y* ^& ?+ I9 Z' V- C
折煞我也 {:soso_e127:} {:soso_e127:}    pcblayout 我仅算个业余水准(数量可数)。" t' W4 p# I& x5 _3 j

) D. J  l$ @! ^3 B% b: Y$ N, H8 V* `初接触的是 protel (谁让它使得多呢) ,后用其他软件后,发现之前有很多的操作完全是没有必要的...! [9 e6 R  K; P6 w0 o
* s, T" G9 F( S
看到这个当初曾花费时间专门做处理的(如做器件封装时),原来仅需一句话就可轻易在后期资料处理时解决,写出来仅供大伙参考...
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-20 17:39 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表