找回密码
 注册
关于网站域名变更的通知
查看: 1285|回复: 9
打印 上一主题 下一主题

[仿真讨论] 关于Virtex5对DDR2的仿真问题,差分时钟怎么仿真?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-12-19 11:16 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA控制DDR2,由于FPGA的时钟的管脚不支持DIFF_SSTL18,将FPGA提供给DDR2的时钟输出改成单端的,不知是否可以行通?请高手指教!5 c+ W7 w3 g8 a1 _7 E
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    2#
    发表于 2012-12-20 09:19 | 只看该作者
    应该可以只要时钟频率够低200MHz左右。差分只是为了提高速率,增加抗干扰能力
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    3#
    发表于 2012-12-20 09:20 | 只看该作者
    硬件设计方面要注意一下

    该用户从未签到

    4#
     楼主| 发表于 2012-12-24 09:14 | 只看该作者
    谢谢!

    该用户从未签到

    5#
    发表于 2012-12-24 18:19 | 只看该作者
    请教下你的FPGA模型是怎么弄的呢??

    该用户从未签到

    6#
    发表于 2012-12-26 17:14 | 只看该作者
    FPGA 只要电平标准一样就行了   差分电平和单根电平不一样的话看看能不能互相驱动,如果能互相驱动就改用单根电平的模型来做,  不能直接改差分的为差分的    3 L7 K3 b" w5 C4 c
    一句话  什么电平用什么模型

    该用户从未签到

    7#
     楼主| 发表于 2013-1-4 14:24 | 只看该作者
    twffwt 发表于 2012-12-24 18:19 . ?  U3 a* r6 ~" y: q0 u4 K
    请教下你的FPGA模型是怎么弄的呢??
    / c/ A" `5 z! U! {9 z! C1 N
    在官网上下载的,然后再根据自己的需要,修改一下就可以了。

    该用户从未签到

    8#
    发表于 2013-1-5 11:53 | 只看该作者
    yinning 发表于 2013-1-4 14:24 : r' W# d3 k+ C. A3 `
    在官网上下载的,然后再根据自己的需要,修改一下就可以了。
    1 p% _7 [) I* O$ H- Z. M; R, ]
    你试过用Quartus II产生的FPGA的IBIS模型吗??

    该用户从未签到

    9#
     楼主| 发表于 2013-1-8 15:54 | 只看该作者
    twffwt 发表于 2013-1-5 11:53
    , S5 B* K/ i. \8 n1 T; ?# c你试过用Quartus II产生的FPGA的IBIS模型吗??

    6 x: Z+ [0 Q( c5 ?4 r  y没有

    该用户从未签到

    10#
    发表于 2013-1-10 09:30 | 只看该作者
    模型是有支持的. N3 c# q; M$ x  X- X

    0 N8 g' c: S+ Q: x( f$ N 5 [! S) x1 F! G  p" p& b

    & D) T6 n1 o; b7 z0 }) `9 X: v/ G
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-27 20:52 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表