找回密码
 注册
关于网站域名变更的通知
查看: 367|回复: 8

想请教一个pdfn5x6-8l封装绘制的问题

[复制链接]

该用户从未签到

 楼主| 发表于 2025-11-2 16:28 | 显示全部楼层 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位大佬好,这里小白想请教一个pdfn5x6-8l封装绘制的问题。
8 ~- h) W5 `! B) e% [5 Z, u我想绘制一个NMOS的pdfn5x6-8l封装,其中是5~8引脚是漏极,中间还存在一个大的漏极焊盘,这个焊盘怎么样设置让它也是和5~8引脚是同一个网络(图中现在这样画,导入网表后这个焊盘没有实际的网络对应;然后我试了一下让这个大焊盘的引脚编号改为5~8号中的一个编号,会有相同编号焊盘的报错)。/ i* P0 {) w4 T; z$ {( X6 q7 h" N+ ?* z- V
我还看到有些地方这个大焊盘单独标号为9号也是漏极,但是原理图里只有1~8号,这种方式也不行。) U0 Q! _9 s$ G, n( o
所以请问怎么样能让这个大焊盘和5~8号都是漏极(同一网络)?
1 L% i0 y. o; K/ Q, C0 N
焊盘.PNG
  • TA的每日心情
    奋斗
    2025-11-4 15:00
  • 签到天数: 57 天

    [LV.5]常住居民I

    发表于 2025-11-2 23:34 | 显示全部楼层
    原理图与pcb引脚号必须对应。
    . N( y- z$ L! @' o3 e* U+ s所以有几种解决办法。第一是在原理图给底部散热大焊盘加引脚号,大焊盘与小焊盘不相连,使用铺铜或者布线连接。
    3 `9 j; s& Z8 s第二保持原理图不变,做异型焊盘,将大焊盘与其中一个小焊盘成为一体。
    % v5 m. N3 @# q$ D2 c也可以有其他解决方式。
  • TA的每日心情
    擦汗
    2024-5-14 15:27
  • 签到天数: 1 天

    [LV.1]初来乍到

    发表于 2025-11-3 13:54 | 显示全部楼层
    看你这个是阿里狗,将你说的“中间还存在一个大的漏极焊盘” 和5~8脚的任意一脚合并成一个管脚。其实其他软件也是这思路。

    点评

    这个方法只是给自己增加挑战:1. 合并的焊盘需要弄shape,这个技术难度需要考虑。2.drc报错中会变成pin to pin。并不能完全消除drc问题  详情 回复 发表于 2025-11-6 14:17

    评分

    参与人数 1威望 +5 收起 理由
    超級狗 + 5 熱心指導!

    查看全部评分

  • TA的每日心情
    奋斗
    2025-11-3 15:53
  • 签到天数: 20 天

    [LV.4]偶尔看看III

    发表于 2025-11-3 15:56 | 显示全部楼层
    最简单的做法就是只画1~8的pin- c: D3 C! M" p- N& J6 e: J& w
    然后用一个shape在etch层画大焊盘,记得手工添加soldermask和pastemask/ M0 m: a' c" ^# o- W, ?
    布线的时候给这个shape指定漏极的网络就行了

    点评

    我的处理是忽略drc。  详情 回复 发表于 2025-11-6 13:47

    评分

    参与人数 1威望 +5 收起 理由
    超級狗 + 5 詳細回覆!

    查看全部评分

    该用户从未签到

    发表于 2025-11-6 13:47 | 显示全部楼层
    秋葵豆腐 发表于 2025-11-3 15:56; ?' o( k% m. n9 M0 U# p3 p; ]
    最简单的做法就是只画1~8的pin. F  z" L% T1 H: w& m
    然后用一个shape在etch层画大焊盘,记得手工添加soldermask和pastemask$ L) W1 Q  r* ]+ R5 ]- Z  @; O
    布 ...

    ) w8 i* }5 Z! e, r% C我的处理是忽略drc。
    ! w3 e3 ?0 `) L

    该用户从未签到

    发表于 2025-11-6 14:17 | 显示全部楼层
    wen11902 发表于 2025-11-3 13:54
    0 ~) b8 _1 V2 t: z看你这个是阿里狗,将你说的“中间还存在一个大的漏极焊盘” 和5~8脚的任意一脚合并成一个管脚。其实其他软 ...

    ; M5 l4 N) r) _这个方法只是给自己增加挑战:1. 合并的焊盘需要弄shape,这个技术难度需要考虑。2.drc报错中会变成pin to pin。并不能完全消除drc问题& b/ _! R4 U) {2 }% k

    ; U0 p. ]/ ]0 n  d+ U" U% v. f6 o% C' e, N! k+ b' P7 D* j
  • TA的每日心情
    郁闷
    2025-11-11 15:06
  • 签到天数: 159 天

    [LV.7]常住居民III

    发表于 2025-11-7 15:27 | 显示全部楼层
    我的处理是忽略drc。

    该用户从未签到

    发表于 2025-11-12 14:49 | 显示全部楼层
    原理图封装做出5,6,7,8,脚
  • TA的每日心情
    奋斗
    2025-10-27 15:05
  • 签到天数: 40 天

    [LV.5]常住居民I

    发表于 2025-11-14 16:59 | 显示全部楼层
    我画过这个器件,电路图上面建原件,一根pin命名为5-8就可以了。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-15 07:37 , Processed in 0.156250 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表