找回密码
 注册
关于网站域名变更的通知
查看: 1608|回复: 4
打印 上一主题 下一主题

[仿真讨论] 关于去耦电容

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-9-14 17:19 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
看书越看越疑惑,关于去耦电容的概念,希望跟大家讨论一下:; \4 d7 Z& C' J
     在《信号完整性分析》书中,去耦是根据电源的供电相应时间来定义的,f=1/(2π根号LC),那么C越小,谐振频率越大,谐振时候的周期就越小,响应时间短,这是为什么小电容靠近引脚放,大电容可以拉开一点距离的原因。那么在《电磁兼容》中提到,挑选去耦电容主要根据谐振频率,低于谐振频率,电容表现出电容特性,高于谐振频率以后,因为引脚和引线的影响,电容器开始表现出电感特性,那么在这里,去耦电容到底表现出什么样的作用?跟前一个概念:供电相应时间有什么差别和联系?5 q; E0 [4 G* w0 z& U
       还有,电源平面和地平面的质检平行电容板效应,它的去耦效果到底有多大?同样在两本书中观点也不想同,在信号完整性书中,说的是“平面电容存在,但它太小了,在电源管理中起不到明显的作用,电源与地平面的实际作用就是为芯片和去耦电容间提供低电感回路,而不是提供去耦电容。”在另一本书中,“电源平面能用作有效的退耦电容,对于标致TTL及其他低速逻辑器件,分离的退耦电容可以省掉。条件是电源平面和地平面之间足够靠近。”这里有矛盾的内容吗?
9 O0 [6 j* O4 h     忘大侠能发表一下高见。。。

评分

参与人数 1贡献 +5 收起 理由
James‘ + 5 支持!

查看全部评分

该用户从未签到

2#
发表于 2012-10-11 14:58 | 只看该作者
期待答案。

该用户从未签到

3#
 楼主| 发表于 2012-10-11 15:43 | 只看该作者
James‘ 发表于 2012-10-11 14:58 # c- _7 |, A- D
期待答案。
, E: [+ U3 \! F- v0 h2 J) q# n. U
在ANSOFT仿真论坛里我又发了一次相同的帖子,那里有初步的讨论结果。如果感兴趣可以去看一下。

该用户从未签到

4#
发表于 2012-10-11 15:55 | 只看该作者
黄小乖 发表于 2012-10-11 15:43
: |4 ]) K) f& t! ~8 s" F在ANSOFT仿真论坛里我又发了一次相同的帖子,那里有初步的讨论结果。如果感兴趣可以去看一下。

$ Q, D7 V# K- g. ]0 F能不能把快捷方式贴过来,找的话很麻烦。

该用户从未签到

5#
 楼主| 发表于 2012-10-12 14:51 | 只看该作者
James‘ 发表于 2012-10-11 15:55 1 g/ K+ i% F; e9 x$ ?3 [- W2 [
能不能把快捷方式贴过来,找的话很麻烦。

4 ]" J8 V& E% }2 T$ [' E7 Hhttps://www.eda365.com/forum.php? ... mp;page=1#pid635395
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-26 21:01 , Processed in 0.109375 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表