|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
' b9 r2 t8 F. h! @& m6 g2 e
对电磁干扰的设计我们主要从硬件和软件方面进行设计处理,下面就是从单片机的PCB设计到软件处理方面来介绍对电磁兼容性的处理。
3 j# Z% U1 r: I; l; F, u
( y C# N: I2 C& Y6 z7 U6 y2 r一、影响EMC的因数0 n R. p9 E9 d7 ?. N9 D# M
8 g! \" R0 a. q1 c# o1.电压
( A$ z2 v( G' R ]8 s* _& v
- B4 d* x% n3 J( N5 H电源电压越高,意味着电压振幅越大,发射就更多,而低电源电压影响敏感度。; Y8 t8 }4 j% Y( [
, C' {* n4 Q/ [* S$ d
2.频率% e7 C/ c$ |' S* @# [2 ]
' m& s' @& C5 S8 u. N
高频产生更多的发射,周期性信号产生更多的发射。在高频单片机系统中,当器件开关时产生电流尖峰信号;在模拟系统中,当负载电流变化时产生电流尖峰信号。 b+ |- A' S/ g- H/ R) l: p" V7 X
+ N) ^% \, g, j$ q
3.接地5 j! u9 l( [ m k
( [5 _# Y7 u0 x在所有EMC题目中,主要题目是不适当的接地引起的。有三种信号接地方法:单点、多点和混合。在频率低于1MHz时,可采用单点接地方法,但不适宜高频;在高频应用中,最好采用多点接地。混合接地是低频用单点接地,而高频用多点接地的方法。地线布局是关键,高频数字电路和低电平模拟电路的接地电路尽不能混合。0 [! a3 [& m! U/ x9 L* h4 D
9 c" m2 m5 T6 a! z1 n( V! }
4.PCB设计: O0 {8 l; k8 P0 H
% Z5 G1 ]" H. a+ V' V7 L( r2 t
适当的印刷电路板(PCB)布线对防止EMI是至关重要的。$ P$ S3 x# Z% w( i& D- `
$ t- R! Z" ]8 l* p) J8 J, \2 x5.电源往耦
$ ]. J, ], x$ T) b/ Z
4 E. L0 `# N+ v/ T当器件开关时,在电源线上会产生瞬态电流,必须衰减和滤掉这些瞬态电流。来自高di/dt源的瞬态电流导致地和线迹“发射”电压,高di/dt产生大范围的高频电流,激励部件和线缆辐射。流经导线的电流变化和电感会导致压降,减小电感或电流随时间的变化可使该压降最小。6 O! |2 K8 s( y$ D+ ^
( O/ M" c' g$ o0 k' d/ ^. [. A: q4 \- J: X1 G2 H/ s
! k7 f0 K* d# x+ A D D4 G
二、对干扰措施的硬件处理方法
2 K5 N5 T0 P+ [$ X& E
* X: y, X1 `2 V: ~4 [4 ^1.印刷线路板(PCB)的电磁兼容性设计4 _6 @6 ]6 i6 T* E9 K8 _6 A: _
( i; p9 ^: |( P$ w1 ^7 gPCB是单片机系统中电路元件和器件的支撑件,它提供电路元件和器件之间的电气连接。随着电子技术的飞速发展,PCB的密度越来越高。PCB设计的好坏对单片机系统的电磁兼容性影响很大,实践证实,即使电路原理图设计正确,印刷电路板设计不当,也会对单片机系统的可靠性产生不利影响。例如,假如印刷电路板的两条细平行线靠的很近,会形成信号波形的延迟,在传输线的终端形成反射噪声。因此,在设计印刷电路板的时候,应留意采用正确的方法,遵守PCB设计的一般原则,并应符合抗干扰的设计要求。要使电子电路获得最佳性能,元器件的布局及导线的布设是很重要的。# t, F) O" [/ e# z
& A! m4 o' L, L; K
2.输入/输出的电磁兼容性设计
) u! ^, `' G7 k. x8 Q+ M; a! ]4 |
# Y% }" k/ B g; j! {6 M8 f在单片机系统中输进/输出也是干扰源的传导线,和接收射频干扰信号的拾检源,我们设计时一般要采取有效的措施:; p7 S/ ]$ z0 h$ m
3 Z& S+ j6 Q) u- ]$ P1 R: r3 c①采用必要的共模/差模抑制电路,同时也要采取一定的滤波和防电磁屏蔽措施以减小干扰的进进。
9 V1 q M& w6 b. E; L" h# X: `0 T T D1 o0 I- M8 A
②在条件许可的情况下尽可能采取各种隔离措施(如光电隔离或者磁电隔离),从而阻断干扰的传播。
5 r n# T# [; z! Y. {9 T& M. c' J }" ?$ _
3.单片机复位电路的设计
- j% y" }& L4 j8 j1 [9 {6 J, i. g4 U) z! g G2 I
在的单片机系统中,看门狗系统对整个单片机的运行起着特别重要的作用,由于所有的干扰源不可能全部被隔离或往除,一旦进进CPU干扰程序的正常运行,那么复位系统结合软件处理措施就成了一道有效的纠错防御的屏障了。常用的复位系统有以下两种:
; C" f3 |) d0 C2 W
: O+ B6 D" {7 @+ B X4 O8 ?& R9 v①外部复位系统。外部“看门狗”电路可以自己设计也可以用专门的“看门狗”芯片来搭建。然而,他们各有优缺点,大部分专用“看门狗”芯片对低频“喂狗”信号不能响应,而高频“喂狗”信号都能响应,使其在低频“喂狗”信号下产生复位动作而在高频的“喂狗”信号下不产生复位动作,这样,假如程序系统陷进一个死循环,而该循环中恰巧有着“喂狗”信号的话,那么该复位电路就无法实现它的应有的功能了。然而,我们自己可以设计一个具有带通的“喂狗”电路和其他复位电路构成的系统就是一个很有效外部监控系统了。
7 i9 ^1 I+ M$ Q3 h4 o$ o2 w8 ^
t$ M- O& h* q) S( `5 V! I! ^②现在越来越多的单片机都带有自己的片上复位系统,这样用户就可以很方便的使用其内部的复位定时器了,但是,有一些型号的单片机它的复位指令太过于简单,这样也会存在象上述死循环那样的“喂狗”指令,使其失往监控作用。有一些单片机的片上复位指令就做的比较好,一般他们把“喂狗”信号做成固定格式的多条指令依顺序来执行,假如有一定错误则该“喂狗”操纵无效,这样就大大进步了复位电路的可靠性。. Y5 N! r: g. s3 }
]1 x Y% F5 Z4.振荡器
( M# |- y+ F2 _' ^
2 G/ T+ A; h( W. a3 i2 {" S1 x" W大部分的单片机都有一个耦合于外部晶体或陶瓷谐振器的振荡器电路。在PCB上,要求外接是电容、晶体或陶瓷谐振器的引线越短越好。RC振荡器对干扰信号有潜伏的敏感性,它能产生很短的时钟周期,因而最好选晶体或陶瓷谐振器。另外,石英晶体的外壳要接地。- s0 u- v6 |' M1 A$ y- x0 f6 p
9 L- G4 v; @3 q& {4 h! x* i" u3 e
5.防雷击措施
$ ~6 e& x; M1 [5 v8 S. ^
+ i6 Y6 R: F# X: V) m室外使用的单片机系统或从室外排挤引进室内的电源线、信号线,要考虑系统的防雷击题目。常用的防雷击器件有:气体放电管、TVS(Transient Voltage Suppression)等。气体放电管是当电源的电压大于某一数值时,通常为数十V或数百V,气体击穿放电,将电源线上强冲击脉冲导进大地。TVS可以看成两个并联且方向相反的齐纳二极管,当两端电压高于某一值时导通。其特点是可以瞬态通过数百乃上千A的电流。- F4 o) @; p' [3 _4 d. _: }
* u$ q. V( l7 i. q3 u
三、对干扰措施的软件处理方法- }* _8 n5 j8 k% e8 g2 _
: {, A+ e `) M* ]/ ?% W1 p! x
电磁干扰源所产生的干扰信号在一些特定的情况下(比如在一些电磁环境比较恶劣的情况下)是无法完全消除的,终极将会进进CPU处理的的核心单元,这样在一些大规模集成电路经常会受到干扰,导致不能正常工作或在错误状态下工作。特别是像RAM这种利用双稳态进行存储的器件,往往会在强干扰下发生翻转,使原来存储的“0”变为“1”,或者“1”变为* Q) |* m3 O) G! u0 i1 a _0 }- @
' u4 S \- X- }' z3 K; f5 u% `
“0”;一些串行传输的时序及数据会因干扰而发生改变;更严重的会破坏一些重要的数据参数等;造成的后果往往是很严重的。在这种情况下软件设计的好坏直接影响到整个系统的抗干扰能力的高低。
F# O$ ^6 p! V- F8 [; s4 E1 b# C/ S) S' q R$ L3 D
1.程序会由于电磁干扰大致会一下几种情况:6 h! T8 `5 A% I: }7 M
& j$ v8 `" h* l9 F
①程序跑飞。
! u; P" P& k- `3 X% o, f
" P, x* d( X3 W0 U8 X这种情况是最常见的干扰结果,一般来说有一个好的复位系统或软件帧测系统即可,对整个运行系统的不会产生太大的影响。
: @4 {% B5 H1 Q, W ?7 g
* N; a! h4 e* U$ n' ]②死循环或不正常程序代码运行。
" |9 }" p; f" K. y O. P: N3 K( K0 [3 A: \& [! e
当然这种死循环和不正常程序代码并非设计职员有意写进的,我们知道程序的指令是由字节组成的,有的是单字节指令而有的是多字节指令,当干扰产生后使得PC指针发生变化,从而使原来的程序代码发生了重组产生了不可猜测的可执行的程序代码,那么,这种错误是致命的,它会有可能会往修改重要的数据参数,有可能产生不可猜测的控制输出等一系列错误状态。6 ~' ]* y/ z+ H+ l
0 _ z7 T' f$ k1 @
2.对重要参数储存的措施
9 ]# [" B; d, D
8 [# ~9 a& e8 o" u% y" m一般情况下,我们可以采用错误检测与纠正来有效地减少或避免这种情况的出现。根据检错、纠错的原理,主要思想是在数据写进时,根据写进的数据天生一定位数的校验码,与相应的数据一起保存起来;当读出时,同时也将校验码读出,进行判决。假如出现一位错误则自动纠正,将正确的数据送出,并同时将改正以后的数据回写覆盖原来错误的数据;假如出现两位错误则产生中断报告,通知CPU进行异常处理。所有这一切动作都是靠软件设计自动完成的,具有实时性和自动完成的特点。通过这样的设计,能大大进步系统的抗干扰能力,从而进步系统的可靠性。; P7 M& Z" K- c/ `
* i- H7 |' b n7 M! p* Z+ l检错与纠错原理:0 B& n& B4 F; ]: Y; j
5 m* v7 c( z+ g% @首先来看看检错和纠错的基本原理。进行差错控制的基本思想是在信息码组中以一定规则加进不同方式的冗余码,以便在信息读出的时候依靠多余的监视码或校码码来发现或自动纠正错误。
' [) Z! h* `; s" ?" I9 K8 c
+ p @+ v: d2 }! u, J针对误码发生的特点,即错误发生的随机性和小概任性,它几乎总是随机地影响某个字节中的某一位(bit),因此,假如能够设计自动纠正一位错误,而检查两位错误的编码方式。就可以大大进步系统的可靠性。
* o/ s! M+ e# F* L! K$ ~
# k. C$ d& I- I. c3 a$ X3.对RAM和FLASH(ROM)的检测
: ~: E* f1 \6 q8 J7 d
5 s/ x- S, b w5 k% b2 j& }在编制程序时我们最好是写进一些检测程序来测试RAM和FLASH(ROM)的数据代码,看有无发生错误,一旦发生要立即纠正,纠正不了的要及时给出错误指示,以便用户往处理。6 [7 W2 p" Q& ]0 G/ }, w' Z8 n
B- ?% m8 u' m+ U& s1 H
另外,在编制程序时加进程序冗余是不可缺少的。在一定的地方加进三条或三条以上NOP指令对程序的重组有着很有效防止作用。同时,在程序的运行状态中要引进标志数据和检测状态,从而及时发现和纠正错误产生。' J0 X- }5 ?: z' T1 w5 \
/ V. G3 O/ @9 Q6 D
|
|