EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
9 _5 _3 t6 `9 _$ H' _; R硬件资源 % l$ v6 J. L) N
SOM-TLIMX8MP核心板板载CPU、ROM、RAM、晶振、电源、LED等硬件资源,并通过工业级B2B连接器引出IO。
1 b+ U3 Y, p, U2 x" { / w ^# o0 v+ q; J: S
图 1 核心板硬件框图 / x/ D3 h+ M* ]! n4 h& w1 \
& ]* Z$ U0 Q$ U$ \6 r7 I( m% X
图 2 核心板正面图
* r) T) r; X2 C4 B3 s' Z( u' r3 w ![]()
" Q$ E8 r- \: X% ]( w0 u图 3 核心板背面图
/ M# A7 [* Y) [' q8 i x CPU 核心板CPU型号为MIMX8ML8CVNKZAB,FCBGA封装,引脚数量为548个,尺寸为15mm*15mm。工作温度范围为-40°C~105°C,采用14nm FinFET工艺。 NXP i.MX 8M Plus处理器架构如下: 表 1 2 D- G% j) n, w; }5 [2 n
2 O1 d2 m, A- b {9 V7 p , h) K) y: @0 \$ @* S( ~2 G* U
图 4 NXP i.MX 8M Plus处理器功能框图
/ s. j @; W% t# Y ROM 核心板通过CPU的uSDHC3总线连接一片eMMC芯片,采用8bit数据线,兼容如下eMMC配置。
5 P( O4 A# E+ E* }4 k# @ 表 2 % q* j" q" A+ `
4 } j0 \0 N. P- F" E# U
RAM 核心板通过CPU的专用DRAM总线连接2片DDR4,分别采用16bit数据线,共32bit。DDR4兼容型号有如下表所示,支持DDR4-3200工作模式(1600MHz)。
& y+ J9 U+ r9 f1 n0 G1 X7 L 表 3 2 F7 M8 B2 \% u y5 ^* \- E/ e
! y, q1 ^* T2 i' j9 I* p' _& Z! Y 晶振 核心板采用3个工业级晶振Y1、Y2和Y3,其中Y1时钟频率为32.768KHz,为CPU内部RTC提供时钟源;Y2时钟频率为24MHz,为CPU提供系统时钟源;Y3时钟频率为32.768KHz,为PMIC的CLK_32K_OUT提供时钟源。 5 y( C3 G, ^5 \9 S0 e! M( u: o1 o
电源 核心板采用工业级PMIC电源管理芯片设计,满足系统的供电要求和CPU上电、掉电时序要求,采用5.0V直流电源供电。
& D& n. O; C- O6 I& o LED 核心板板载3个LED。其中LED0为电源指示灯,默认上电时点亮。LED1和LED2为用户可编程指示灯,分别对应T28/GPIO3_IO16和A7/GPIO1_IO00两个引脚,高电平点亮。 7 p9 b& p# N4 L9 n( M: @9 o5 g# l
图 5 核心板LED实物图
& @( ^& m6 X0 O o$ u1 @ B2B连接器 核心板采用4个连科(Linkwork)公司的工业级B2B连接器,共320pin,间距为0.5mm,合高为4.0mm。其中2个80pin公座B2B连接器,型号NLWBP05-80C-1.0H,高度1.0mm。2个80pin母座B2B连接器,型号NLWBS05-80C-3.0H,高度3.0mm。 部分外设资源存在引脚复用情况,在实际开发过程中可使用产品资料“4-软件资料\Tools\Windows\Config_Tools_for_i.MX_[版本号]_x64.rar”工具,参考我司提供的“5-硬件资料\核心板资料\CONFIG\SOM-TLIMX8MP-EMMC.mex”文件对外设资源进行合理分配。 引脚说明 & A. y) Q( V* ?
核心板B2B连接器分别为CON0A(公座,对应评估底板CON0A)、CON0B(母座,对应评估底板CON0B)、CON0C(公座,对应评估底板CON0C)、CON0D(母座,对应评估底板CON0D),引脚排列如下图所示。 $ E" K+ G) ]+ v6 q( C7 g# A
" I1 c+ F& i0 X& h0 V6 Y% N$ ~
图 7 7 d& Y1 R1 B3 l8 H
由于篇幅过长等原因,部分引脚内容及板卡硬件内容均不逐一展示,如需获取完整版详细资料,请关注创龙科技,或者评论区留言,感谢您的支持!5 u7 n: Z4 _; H3 X$ t
1 e5 P# G$ E" b/ S) g6 L4 x7 \ |