找回密码
 注册
查看: 2120|回复: 2
打印 上一主题 下一主题

平板电容

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-7-16 17:22 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位楼主:小弟请教一个问题% }' C. _- `* K
叠层设计中,理论上电源和地成对出现,且距离越近越好,我只有一个感性认识;到底多近才好(也就是才能形成平板电容)?平板电容一般是针对多层板(我的经验是8层及以上),平板电容滤波的范围是多大(也就是频率多高)

该用户从未签到

2#
 楼主| 发表于 2008-7-18 07:59 | 只看该作者
高手们是不是都放假了?怎么没有权威人士回答呀!

该用户从未签到

3#
发表于 2008-7-21 09:58 | 只看该作者
平面电容的使用与电气需求相关,设计需求对电源完整性在高频段要求较高,则需要在电源互连设计中引入平面电容设计;
6 H' i/ J  s/ V- o8 {1 A" q* x8 M+ A* |7 `
理论上板间距离越近,其容值越大,谐振频率越高,通常其设计用于1GHz以上的电源低阻抗设计,以实现良好的PI/EMC设计;
# C1 h8 `: W4 j; |  i6 |
, y8 n0 D4 ?, d* Z) n对于目前高端通讯设备的核心基带单板,4、5mil的电源/地层间距经常被使用,而这些板设计层数常在10层以上;
* E/ E9 e3 o# P+ ]3 C! C3 K2 o
5 V- l8 u" `: H6 U; Y当设计需求没有在高频段提出电源的低阻抗设计需求时,优化的平面设计更好,但不是必须。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-29 17:14 , Processed in 0.062500 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表