|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
请教一下大神, DDR有2个频率, 一个内部时钟频率, 一个是总线时钟频率。 {# x6 B8 r( h$ ~
f) O% R# a9 t7 h, n1 G% t2 W1. 实际跑SI RLC仿真的时候应该用哪个频率去仿真比较符合实际要求 ? 8 y) F" j9 s1 ]
2. hfss 一般按照“问题1 频率”的3倍还是5倍去仿真比较合理 ?8 V2 X3 w7 \, U, L; o" P. Z H: U
2. 内部时钟频率为什么这么多年都提不起来? IC内部有什么结构限制了么?
+ S8 D$ v) N6 {5 z9 F N! V7 X0 C! |& w( L
: X# p4 w+ Z, e" w( CInternal Rate: SDRAM内部时钟频率MHz N$ }2 n' n2 A \1 E( T/ [
DDR1 SDRAM内部时钟频率=100-200MHz4 \& m9 Z5 |' x- z
DDR2 SDRAM内部时钟频率=100-266.67MHz
% Z+ X" g t( f4 GDDR3 SDRAM内部时钟频率=100-266.67MHz; }/ r% Q8 s& [2 U& r
DDR4 SDRAM内部时钟频率=133.33-266.67MHz/ ^7 L8 N7 p7 d! x$ ?6 T
$ K6 `( b' D8 \1 ~( T. r' k1 HI/O Bus Clock: 总线时钟频率MHz
: @. Q1 v- J) jDDR1总线时钟频率=1DDR1 SDRAM内部时钟频率=100-200MHz: H+ W9 r6 @, F5 }# ]
DDR2总线时钟频率=2DDR2 SDRAM内部时钟频率=200-533.33MHz: v% `( {# [: w m4 X, g
DDR3总线时钟频率=4DDR3 SDRAM内部时钟频率=400-1066.67MHz
( Z7 W/ U3 L4 K: S6 lDDR4总线时钟频率=8DDR4 SDRAM内部时钟频率=1066.67-2133.33MHz
& H$ O7 r$ s2 [) k( r% f0 F: \; S# B8 l) N
' p* B1 u* Z& `8 L+ u: o( dTransfer Rate: 传输速率MT/s, 也即内存等效频率, 同时也是大众所熟知的频率, 如DDR4-32008 i9 G3 c6 X! J( c
DDR1传输速率=2DDR1 SDRAM内部时钟频率=200-400MT/s
& y4 _3 S6 I5 ~* @DDR2传输速率=4DDR2 SDRAM内部时钟频率=400-1066.67MT/s
* x& Z( P/ H" {DDR3传输速率=8DDR3 SDRAM内部时钟频率=800-2133.33MT/s
% i2 F) b9 \! Y+ s$ \5 HDDR4传输速率=16DDR4 SDRAM内部时钟频率=2133.33-4266.67MT/s% B3 N# H+ z1 d; V7 D" _' A
t* _) O6 s; I- |% R( p
. x& B! {+ C* S
( r3 `4 G) V a4 N& X: M+ \ |
|