|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
请教一下大神, DDR有2个频率, 一个内部时钟频率, 一个是总线时钟频率。
5 d" ?& l! N7 n( b8 N# I, m) i B* g! V1 w! w9 S: a! C
1. 实际跑SI RLC仿真的时候应该用哪个频率去仿真比较符合实际要求 ? & X" H' H8 f2 ]" d j+ N7 b
2. hfss 一般按照“问题1 频率”的3倍还是5倍去仿真比较合理 ?* f6 M$ g, C% z' d
2. 内部时钟频率为什么这么多年都提不起来? IC内部有什么结构限制了么?# |3 }# ^; {4 T7 S
4 q r* w' ~5 C( b
' O$ P; U1 t0 s, ]1 y% T
Internal Rate: SDRAM内部时钟频率MHz
+ i3 [ C3 t7 j0 C/ \DDR1 SDRAM内部时钟频率=100-200MHz
. a% G, F" B" A& F$ f" MDDR2 SDRAM内部时钟频率=100-266.67MHz! d6 T, f+ k% Y) l9 t% u+ Q" t
DDR3 SDRAM内部时钟频率=100-266.67MHz
. ~9 L; q* ^3 K8 a1 qDDR4 SDRAM内部时钟频率=133.33-266.67MHz
/ ]) ]3 q: x a5 }# h
* q' V" C! U5 t5 U4 dI/O Bus Clock: 总线时钟频率MHz X8 ^0 [2 W( v
DDR1总线时钟频率=1DDR1 SDRAM内部时钟频率=100-200MHz' b+ o( y* p6 S0 M% W7 D
DDR2总线时钟频率=2DDR2 SDRAM内部时钟频率=200-533.33MHz( V; Z2 `- v% b' S8 R4 T+ S
DDR3总线时钟频率=4DDR3 SDRAM内部时钟频率=400-1066.67MHz8 Y: C1 i& i: K
DDR4总线时钟频率=8DDR4 SDRAM内部时钟频率=1066.67-2133.33MHz( ]' ^4 X2 Z) L$ ^6 R; W
' p/ g7 k# P% E0 VTransfer Rate: 传输速率MT/s, 也即内存等效频率, 同时也是大众所熟知的频率, 如DDR4-3200
/ L$ n: X8 m$ k0 WDDR1传输速率=2DDR1 SDRAM内部时钟频率=200-400MT/s
m' X [4 a0 Z9 n+ lDDR2传输速率=4DDR2 SDRAM内部时钟频率=400-1066.67MT/s- e* z: W; r8 ~: z6 z2 i1 H2 p
DDR3传输速率=8DDR3 SDRAM内部时钟频率=800-2133.33MT/s6 S8 M7 L9 {9 R$ t- E5 f
DDR4传输速率=16DDR4 SDRAM内部时钟频率=2133.33-4266.67MT/s
% B8 N) B9 s6 f; p; {. g1 \- M4 g0 \! l3 i5 s E, w" J+ Q
5 J% H( x$ i8 j$ \5 H" i% |0 ]) K0 d0 t" }0 D' f" ?: u" y
|
|