找回密码
 注册
关于网站域名变更的通知
查看: 71970|回复: 329
打印 上一主题 下一主题

★★★ 大家一起评审PCB ★★★

    [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-6-8 14:38 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jimmy 于 2016-8-19 23:01 编辑 , F0 X" j$ F, Z' D6 I
; j6 }) H9 X6 m' Q9 d; C
近段时间,发现很多“童鞋”都将自己的设计作品或电脑里面珍藏的作品,- S/ [8 P0 X' V- k# K

# {& s% V& f% y# J, U* H2 c. ]9 m以及国外流传回来所谓的“牛人的作品”放在论坛上,然后请各路好汉发表意见和检查。/ w' G. [1 @7 t4 P2 Q$ Y
* _7 O6 l! G( h$ B5 h: |9 `
为了方便大家交流,特开此贴。% x8 Y; E# l1 S/ U, ]3 l
5 @% g8 h! C: b4 ~/ E. ]$ `
如果您对自己的作品精益求精,希望别人拍砖块;
: A/ p5 j& @# }% W$ T# B+ |8 J& v4 }3 l
或者您对自己的作品没有信心,希望别人吐唾沫;(古代丐帮传说,别人吐得越多就代表越爱你)( A- t* y) y' s
5 L; [3 L& _1 a7 i4 i1 n9 x
就将您的作品发上来吧。
( f3 Y) f7 ~' U- c3 Z, N  s: K: p$ w1 w+ y
5 T2 W4 y0 O+ C( B
注意事项:
8 X9 c& R3 l  D; P3 q' }+ K+ F/ @) v% z3 {8 [0 Q
(1)PCB格式必须是pads格式(最高接受pads9.5.1版本)。
; E. C$ K! S: O(2)附件文件必须是已经100%布通率和没有短路的,没有最终完成的PCB文件不予检查。; g7 \2 {1 o" T; }( F) j! j: a
(3)需提供:原理图+PCB 。可以设置密码,然后将作品发到我的个人邮箱:26005192@qq.com(个人评审后将进行删除)
# ?3 L) _. z" y5 D(4)此活动纯属公益性质,由于个人时间有限,不能保证及时回复。0 k. ~: q6 l  C
(5)检查结果仅供参考,不涉及追责。
( z/ P8 F7 @9 ]! o(6)本贴只评审PCB,不回复任何软件操作/设计类的问题。(7)每个ID每个季度只限评审一款PCB$ J% P$ Q' r8 V+ F

# e1 E7 u* A; X4 ~. D软件操作/设计类的问题可到这里交流:https://www.eda365.com/thread-70863-1-1.html+ Q; z: L7 u' k" F7 J2 f) Y3 v

* m  T) }3 C1 M5 w

该用户从未签到

推荐
发表于 2012-6-17 08:27 | 只看该作者
本帖最后由 warmly 于 2012-6-18 09:30 编辑 4 V& |: h! Y. a- g: V

" I6 J, H7 _2 b& u7 x我是版主jimmy的徒弟,这是我对你的"新建文件夹"中1.pcb板子的评审!
  b5 i' v7 l' @0 a# L7 m7 ]( \
( p+ z" x. _2 _3 e0 }: |* E: v  Y
& t2 g3 a. ~7 h

2.png (245.18 KB, 下载次数: 132)

2.png

3.png (392.02 KB, 下载次数: 32)

3.png

4.png (425.91 KB, 下载次数: 37)

4.png

5.png (353.08 KB, 下载次数: 34)

5.png

6.png (268.35 KB, 下载次数: 27)

6.png

7.png (244.95 KB, 下载次数: 31)

7.png

8.png (290.87 KB, 下载次数: 33)

8.png

9.png (307.83 KB, 下载次数: 22)

9.png

10.png (317.13 KB, 下载次数: 37)

10.png

12.png (291.08 KB, 下载次数: 28)

12.png

13.png (214.86 KB, 下载次数: 25)

13.png

14.png (244 KB, 下载次数: 25)

14.png

15.png (309.99 KB, 下载次数: 38)

15.png

16.png (197.71 KB, 下载次数: 34)

16.png

17.png (149.25 KB, 下载次数: 29)

17.png

18.png (173.2 KB, 下载次数: 34)

18.png

19.png (230.55 KB, 下载次数: 30)

19.png

点评

支持!: 0.0
请教一下,引线没有从焊盘中心引出会有什么问题吗?  发表于 2013-7-26 02:00
评论太精彩!受益匪浅!!  发表于 2012-12-8 09:08
支持!: 0
  发表于 2012-9-17 15:47
麻烦说下那个碎铜要怎么处理呢  发表于 2012-9-12 11:43

评分

参与人数 1贡献 +10 收起 理由
jimmy + 10 赞一个!

查看全部评分

该用户从未签到

推荐
发表于 2014-2-18 15:10 | 只看该作者
20140218.rar (158.15 KB, 下载次数: 344) ,pads9.3画的

该用户从未签到

推荐
发表于 2014-1-17 11:07 | 只看该作者
本帖最后由 Larry_11844 于 2014-1-17 11:08 编辑 4 j9 a$ w  X" g3 c  `+ p
amwjlje 发表于 2013-12-23 21:35
" G; s9 _8 N: W% K( x- u/ q' ]3 \# Y, N文件之后上传了    大家来看看     找些错误吧
0 o" _" z* D; ^2 |. I, x0 G
5 L% `; m# l4 p; i4 j
看了下,整体画的还算可以,下面是我个人的意见,有些问题,我只截了一个地方,其它地方还有很多

QQ截图20140117105338.png (51.06 KB, 下载次数: 12)

SDRAM旋转180度,地址线不能比数据线短

SDRAM旋转180度,地址线不能比数据线短

1.png (7.72 KB, 下载次数: 9)

电容的地管脚尽量能就近打孔

电容的地管脚尽量能就近打孔

2.png (21.93 KB, 下载次数: 8)

晶体线旋转一下,走类差分

晶体线旋转一下,走类差分

3.png (8.4 KB, 下载次数: 9)

最好不要这样连接,对焊接不好,最好两边对称

最好不要这样连接,对焊接不好,最好两边对称

评分

参与人数 1贡献 +30 收起 理由
jimmy + 30 很给力!

查看全部评分

该用户从未签到

推荐
发表于 2013-11-4 13:41 | 只看该作者

评审pcb

本帖最后由 klend 于 2013-11-6 16:10 编辑
) g  R' E& |+ g, M% k( A1 ^+ r5 ~# q5 \: A
请哪个有空的帮忙评审下这个pcb好吗?4 U$ k* B, u; s* H2 F8 e( b" e
) o* V$ }% _/ P0 {
没有答复哦???

schpcb.rar

728.47 KB, 下载次数: 299, 下载积分: 威望 -5

点评

怎么原理图不是用pads画的,设计的时候没有同步吗?  详情 回复 发表于 2016-3-10 11:33

该用户从未签到

推荐
发表于 2013-10-30 14:05 | 只看该作者
本人新手,以前一直画2层板。现在想学习下468层的。% ?1 N, ~: u! d5 p
找了个简单的排线来画四层板。因空间有限,三层有走线。' s5 f) q, E( I' H  ^
求各位指点下。! Q- T7 a7 `! W' b
另外:请教下power怎么区分 (5、3.3、1.8) ;GND如何保持完整性?(AGND DGND  GND怎么分区)

1030.rar

387.39 KB, 下载次数: 261, 下载积分: 威望 -5

简单四层板

点评

这个是什么板啊。是电脑内存么?  详情 回复 发表于 2016-3-31 18:03

该用户从未签到

推荐
发表于 2012-8-22 15:19 | 只看该作者
本帖最后由 jimmy 于 2012-8-22 16:39 编辑
; D6 l0 O7 Z/ x- f6 K; f
jimmy 发表于 2012-8-22 11:54

& _; S- w7 G( s: N; a+ J9 j; H4 \, H- ^9 K8 }5 v6 w2 y
非常感谢jimmy大师这么快就回复我了{:soso_e113:} ,看了你的评审我有几个问题想问; k  j* J: ~* d' w2 q( G9 N
1、您的第一个和第二个回复是不是有点茅盾?我是应该把REF模块放在中间还是靠近源端呢?: V0 h: M3 \2 {$ [7 K) s- Z
2、3W原则我也想满足但有时空间实在有限就只能妥协了。# f) B9 G: A3 F! F6 p6 i* n
3、你说的差分对走线没有按规则走线这里我知道,这是为了达到等长的要求才这样处理的,如果两条线完全等距就没法满足等长要求了。$ t3 l6 M+ Y  c* r) h- n- `( }
4、另外我最想问的就是关于数据线、地址线、时钟线的等长关系,数据线是组内等长他和时钟线地址线没有等长关系吧?而地址线是走T型拓扑从结点到两颗内存的距离也是等长的,是这样吧?剩下就是时钟线了,我现在就是不确定他要和数据线等长还是地址线等长,还请jimmy帮我解惑。: |4 B  J9 X& f# `/ g
5、至于平面层被过孔分割太厉害也挺头痛的,地方就这么大又少不了要打这么多孔,真不知如何是好呀,不过还好没有割断的地方应该问题不大吧?
/ y& B% Q! d: _0 R% P1 C以上疑问还请jimmy大师在有空的时候回复一下。谢谢!
* ~1 s; P4 l) Q0 D& o6 L# f2 Y/ G6 k. X8 A7 J" F1 p1 ]& G

! D) T$ Y$ y' A  _jimmy回复:
  _% k7 i) {& d0 d  a
# X) l0 c! J5 ?% |, Y, B, q# x1,ref电源模块放在两片DDR的中间,供电不会一头近,一头远。) h; ?5 r9 t; S  Y: O$ ?- p7 h4 B
. p! D8 u. k! D+ E
2,3W必须满足, M/ }: H- T8 C3 t% c2 Z/ }0 A

8 T" S# n( H" e3,差分对必须满足差分走线规则
6 U  D6 P' x: ]. X& ]& s8 r, ]6 X, V" Z$ [8 P! |3 z; w- @0 @
4,数据线自己等长。地址,控制和时钟等长,都走T形。数据与时钟线不用等长,长度不要超过1000mil就行。
* t) }, W" R( j, |% s; L! }! X: X) E/ m0 Y* Q2 j! i& C
5,参考平面必须要完整,并且DDR2的线不能跨电源分割。跨分割会引起信号完整性问题。; F! c$ r/ Q5 z) c$ `6 h: Z# ^% F
% ^. D" K1 n$ R! H' c
打孔的时候注意孔与孔之间的间距。

点评

jimmy大师有个疑问,如果时钟和地址等长的话,那时钟线就得绕很长(因为地址线一般都比较长),时钟线一般有规定其最大长度!  详情 回复 发表于 2017-5-19 18:38

该用户从未签到

推荐
发表于 2012-7-28 16:39 | 只看该作者
lwf19861111 发表于 2012-7-26 14:29
  p) G* G+ g1 n- T0 l对于9根同层我想问一下是什么意思,因为我处理器是放top的,ddr是放bottom的,那走线必定会穿过层,能帮我 ...
* B3 p+ A7 K( K  D; d
9根同层是指你所谓的9根信号要走在同一层,不管你IC是放哪一层的,如果走BOT9根就全部走BOT,即使是穿过层,也要同组的一起穿,也就是9根一起穿
3 k5 x3 A( X" [7 b% r/ w" W7 d( x( I+ s+ v9 i( b$ y  T* I
另外3W原则是只信号线的线与线的间距要达到3倍的线宽,从线的中心与中心,线边缘与边缘是2W

点评

3W原则对应密度高的板子根本没法考虑  详情 回复 发表于 2016-3-28 10:38
正解,帮我的大号谢谢你  发表于 2012-10-24 17:53

该用户从未签到

9#
发表于 2012-6-8 15:28 | 只看该作者
支持老大!

该用户从未签到

10#
发表于 2012-6-8 15:37 | 只看该作者
老大:/ r! m& O  E' U: X& T0 W
       请问这个文件如果我想把DDR3和主芯片部分的线路复制到另外一块PCB板中应该怎样操作?听说DDR和主芯片部分的线路是可以拷的。但不知道怎样弄的。烦请指点。谢谢!附件中有原理图和PCB。

新建文件夹.rar

956.17 KB, 下载次数: 66, 下载积分: 威望 -5

点评

软件问题请不要在这里跟贴。这里只检查PCB设计。  发表于 2012-6-13 08:39

该用户从未签到

11#
发表于 2012-6-8 16:22 | 只看该作者
与你同行 发表于 2012-6-8 15:37
+ s3 M& N6 B/ D1 G* Z% L" W$ [老大:' b( L0 u3 E1 ~9 r$ m
       请问这个文件如果我想把DDR3和主芯片部分的线路复制到另外一块PCB板中应该怎样操作?听说DD ...
0 m; R" q5 Z4 y6 G0 g8 X; a
保证该部分电路位号,网络一样的情况下,用reuse功能可以实现你的目的!

该用户从未签到

12#
发表于 2012-6-8 16:28 | 只看该作者
dzwinner 发表于 2012-6-8 16:22
9 m/ s  P( g2 ~" t: t) Q保证该部分电路位号,网络一样的情况下,用reuse功能可以实现你的目的!
# b& v' E4 k5 a# j
你的DDR我看了,地址线都没有等长,没问题吗?

该用户从未签到

13#
发表于 2012-6-8 17:27 | 只看该作者
给力,快快把你们DDR2 DDR3的板子拿出来晒晒呀,还没见过咧!

该用户从未签到

14#
发表于 2012-6-8 22:21 | 只看该作者
期待期待

该用户从未签到

15#
发表于 2012-6-8 22:28 | 只看该作者
那位同志,将与CPU、DDR相关的所有东西选中(不管是元件、线路、还是过孔只要相关就选上),然后reuse,reuse后,打开一个新的PCB(假设为PCB1),设置层后将reuse导入到这个新的PCB中,然后将你的原理图(原理图的位号和网络与reuse的一致)网络表导入到一个新PCB中(假设为PCB2),将PCB1和PCB2做比较,生成ECO文件,然后将ECO文件导进PCB2中。大功告成!!!!!!!!!

该用户从未签到

16#
发表于 2012-6-10 23:03 | 只看该作者
关注jimmy 很久了,这下又出手了,支持

该用户从未签到

17#
发表于 2012-6-11 11:29 | 只看该作者
又是一个重磅炮弹,膜拜中.

该用户从未签到

18#
发表于 2012-6-11 14:23 | 只看该作者
感谢各位前辈的指导,我试下。有问题再向各位请教。

该用户从未签到

19#
发表于 2012-6-12 10:17 | 只看该作者
支持
  • TA的每日心情
    开心
    2019-11-15 15:58
  • 签到天数: 1 天

    [LV.1]初来乍到

    20#
    发表于 2012-6-12 12:49 | 只看该作者
    不错,支持!

    该用户从未签到

    21#
    发表于 2012-6-12 20:40 | 只看该作者
    那位大侠是怎么一下子就看出地址线没做等长的啊

    该用户从未签到

    22#
    发表于 2012-6-13 15:18 | 只看该作者
    为jimmy顶上. L! v+ \) L$ [# h5 {0 g) i
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-25 19:30 , Processed in 0.187500 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表