|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Heaven_1 于 2023-9-4 09:30 编辑
) [2 P6 L. I6 u, v& B: V* {0 j. ~. P, X' A
7 Q; @( N2 o4 H7 `( [; y6 E, b0 L1 O0 b0 `9 X3 i& L; b
摘要:集成电路产业具有技术密集,人才密集,资本密集,经验密集属性,是对国家信息安全,国民经济发展极其重要的国家战略性,先导性行业。集成电路全产业链都离不开测试。失效分析是集成电路测试重要环节,无论对于量产样品还是设计环节亦或是客退品,失效分析可以帮助降低成本,缩短周期。$ x2 Y9 t6 j% j9 [3 |
本文重点介绍集成电路失效分析流程,失效分析常用方法,失效分析样品准备注意事项。
2 I" X8 p+ g6 v, Q关键词:集成电路,失效分析,测试。
! M& w6 l( ~0 }4 A X7 _: Q& Q0 h- h5 v' U) B8 V8 M
什么是失效分析?
( m4 H1 x! A" @: q8 y: `5 z失效分析(FA)是根据失效模式和现象,通过分析和验证,模拟重现失效的现象,找出失效的原因,挖掘出失效的机理的活动。/ B: U* J+ t* d3 ?
一、集成电路为什么要做失效分析?: a1 c7 o9 _. Z) x/ ~ ?$ q
1、失效分析是要找出失效原因,采取有效措施,使同类失效事故不再重复发生,可避免极大的经济损失和人员伤亡;; }" m; P( } Z
2、促进科学技术的发展;
+ p8 q; U7 x& ?) d1 s/ X3、促进产品质量和安全可靠性提升;3 D4 N2 |& @7 {
4、失效分析为制定或修改技术标准提供依据;4 b2 @ X- [+ h+ N7 T
5、失效分析也是仲裁失效事故、开展技术保险业务及对外贸易中索赔的重要依据。
7 |* S( L6 b1 a" ^二、失效分析流程?' r* L5 e% M+ s8 I- G3 A, }5 y
图片
: y/ t* E7 R/ Q图1:失效分析流程0 I; p+ w, O# v
三、常见的失效分析方法样品准备及注意事项:
' L. k! w2 U$ U; O( r1 P3 P; K! a集成电路常用失效分析方法有X-RAY,SAT,IV,Decap,EMMI,FIB,SEM,EDX,Probe,OM,RIE等,因为失效分析设备昂贵,大部分需求单位配不了或配不齐需要的设备,因此借用外力,使用对外开放的资源,来完成自己的分析也是一种很好的选择。各种分析项目测试时需要准备的信息有哪些呢?
! O( t9 t( d2 @7 w图片/ R% J0 F6 _0 M$ y' @7 i
图2:北软失效分析实验室% G, Z/ V/ Q4 g
(一)超声波扫描显微镜(SAT):
M/ N O5 j5 c, p, t6 W含义:超声波扫描显微镜(SAT)是一种利用超声波为传播媒介的无损检测设备。通过发射高频超声波传递到样品内部,在经过两种不同材质之间界面时,由于不同材质的声阻抗不同,对声波的吸收和反射程度的不同,进而采集的反射或者穿透的超声波能量信息或者相位信息的变化来检查样品内部出现的分层、裂缝或者空洞等缺陷。
) y4 G! D, ?# F! q检测内容:" Y3 q& e3 s, b' s) F+ c( O; f @
1.材料内部的杂质颗粒、夹杂物、沉淀物 4 P1 h9 l1 }' ^3 v& q
2.内部裂纹2 n. e4 W$ n( {. H& q/ v* ?
3.分层缺陷6 E; W0 @' `. A( ]0 v4 n
4.空洞、气泡、空隙等/ ^. Y7 u" P+ x/ m0 z, X
图片
: Z' `+ p9 f8 `4 v& `" G图3:SAT测试效果图! y3 j5 K% v. |8 U9 p# g+ x8 J
样品准备及注意事项:* h, C: A- U8 c, T! P: L1 V
SAT是一种常用的无损检测分析方法。样品需要在去离子水中测试,对样品密封性,平整性有要求,适合塑封集成电路表面平整的样品,不适合陶瓷封装金属封装集成电路。以SONIX设备为例,样品尺寸需要在20CM以内。SAT有不同的探头选择,比如15MHz,35MHz,75MHz,110MHz,230MHz。探头频率越高扫描精度越高,相应的扫描时间越长,穿透率越差。探头频率越低扫描精度越差,频率低探头穿透力大,扫描更深,更快。这项测试基本都是按机时计费的,影响机时的因素主要是扫描精度和扫描面积。用户可以根据样品情况和扫描要求在精度,深度方面做取舍。
; }: Y) }- ~3 d3 J g6 C6 _6 i(二)X射线(X-Ray):
* H& i- m6 V, X6 L3 P- Y含义:X-Ray是利用阴极射线管产生高能量电子与金属靶撞击,在撞击过程中,因电子突然减速,其损失的动能会以X-Ray形式放出。而对于样品无法以外观方式观测的位置,利用X-Ray穿透不同密度物质后其光强度的变化,产生的对比效果可形成影像,即可显示出待测物的内部结构,进而可在不破坏待测物的情况下观察待测物内部有问题的区域。
]+ [! n& r# L8 G$ g检测内容:8 Z6 O; _0 U& g6 F( d
1.观测DIP、SOP、QFP、QFN、BGA、Flipchip等不同封装的半导体、电阻、电容等电子元器件以及小型PCB印刷电路板/ O# f/ c' P' i- _0 G6 ^$ s
2.观测器件内部芯片大小、数量、叠die、绑线情况& T. }6 l; \/ L/ Q8 _4 b' l9 q
3.观测芯片crack、点胶不均、断线、搭线、内部气泡等封装缺陷,以及焊锡球冷焊、虚焊等焊接缺陷
x, A z. d$ T9 H- e+ W图片
8 `, @& q- |: {图4:X-RAY测试效果图
5 `4 m0 F. `9 M样品准备及注意事项:! s d% ?# c. F0 n+ M/ K
X-RAY写清样品尺寸,数量,材质。尺寸需要在50cm以内,尺寸越小可以扫描的精度越高,以YXLON为例样品最佳精度能达到1um,X-RAY主要是基于密度差成像,密度大的可以看到,密度小的直接穿透,适合观察低密度包裹高密的的样品,比如塑封样品看金线,需要提醒一点密度小的可能就看不到了,比如集成电路铝绑线在x-ray下几乎看不到,TO封装的粗铝线能稍微看到一点影子。 l5 a/ \! A2 E
(三)IV自动曲线量测仪(IV):" o6 o3 k+ ]6 l# U
IV验证及量测半导体电子组件的电性、参数及特性。比如电压-电流。
3 k8 T) C+ J/ [; g1 K- N3 X C: X检测内容:
2 m, D$ o6 m% V1.Open/Short Test
* n9 ?9 U( M+ P% W9 f2.I/V Curve Analysis. V, ^" a" X# s
3.Idd Measuring/ H/ j1 y! \4 x1 b' z9 ]
4.Powered Leakage(漏电)Test
# b( x0 a) S$ B5 o# O. I1 t8 V图片2 O9 v7 q' m+ i! y; U* @2 R! I2 ~
图5:IV测试效果图
# h- p0 e3 @; |- P. D ?, C7 E样品准备及注意事项:' r! D- L8 `3 w1 y
写清管脚数量,封装形式,加电方式,电压电流要求及限制范围。实验人员需要提前确认搭建适合的分析环境,确认是否有适合的scoket。测试时做好静电防护。
1 c: a$ S) y3 \; h# y" e(四)开封(decap):
8 D( h) z! {& h0 r" x' a1 o/ \含义:Decap即开封,也称开盖,开帽,指给完整封装的IC做局部腐蚀,使得IC可以暴露出来,同时保持芯片功能的完整无损,保持 die,bond pads,bond wires乃至lead-frame不受损伤,为下一步芯片失效分析实验做准备,方便观察或做其他测试(如FIB,EMMI), Decap后功能正常。
$ c* C0 B: u3 Y6 m5 Z" c' {检测内容:
: e1 L9 W0 u) x+ S# ^, J% h8 G% s1.IC开封(正面/背面) QFP, QFN, SOT,TO, DIP,BGA,COB等
+ v. q# T6 o9 R$ r6 e7 P! {, a2.样品减薄(陶瓷,金属除外)1 ^5 `5 d/ `7 C( `6 [ U% Q
3.激光打标
0 D# @/ ~1 f# ^4.芯片开封(正面/背面)! b' q( O: q, N: N9 l: m8 d/ P+ ~
5.IC蚀刻,塑封体去除* M( V- O( K _, L( i/ o; [
图片
7 C" o Q6 h/ d图6:Decap效果图
& X6 W+ \! i1 H4 @( f) G3 Z/ Z样品准备及注意事项:" N. E# x; K4 M1 ^& e3 H
写清样品尺寸,数量,封装形式,绑线材质,开封要求。decap后做什么。若集成电路在pcb板上,最好提前拆下,pcb板子面较大有突起,会影响对芯片的防护,* R8 u6 ?: z( w, X; i
(五)微光显微镜(EMMI):
1 I, R9 h5 ]* T( Y含义:EMMI主要侦测IC内部所放出光子。在IC元件中,EHP(Electron Hole Pairs)Recombination会放出光子(Photon)。如在P-N结加偏压,此时N阱的电子很容易扩散到P阱,而P的空穴也容易扩散至N,然后与P端的空穴(或N端的电子)做EHP Recombination。6 q) N( R: S& R c. M/ I
检测内容:/ I: ~( S# w+ A& {! j# M$ y/ x% U
1.P-N接面漏电;P-N接面崩溃
' k4 \% k1 K* H7 V: {1 s2.饱和区晶体管的热电子* P7 g8 S/ p# [7 Y! F; J; q
3.氧化层漏电流产生的光子激发* h, j3 |) M5 M- R8 o a- b( Y" o
4.Latch up、Gate Oxide Defect、Junction Leakage、8 ~: F1 w. k5 P* |" l/ B4 b0 p/ R
Hot Carriers Effect、ESD等问题7 `2 z. ]% D( s- q; A8 T k
图片5 z b8 Z5 a' f; E
图7:EMMI测试效果图* {2 D& p$ J& x" x
样品准备及注意事项:- d% k9 O- x i( {
EMMI写清样品加电方式,电压电流要求和限制条件,是否是裸die,是否已经开封,特殊要求等,EMMI是加电测试,可以连接各种源表,确认加电要求,若实验室没有适合的源表,可以自带,避免做无用功。5 e8 L$ H! w _2 A8 ~5 d. t/ \
EMMI可以捕捉波长范围在900-1600nm波段的近红外光。多用来定位集成电路pn结电流异常。需要特别注意的是,因为集成电路金属层会遮挡光子,一般建议样品背面Decap后做EMMI。
! v) R5 W2 |: e( U% R( X4 ^(六)聚焦离子束显微镜(FIB):3 {3 t" {# C/ {' t$ S
含义:FIB是将液态金属离子源产生的离子束经过离子枪加速,聚焦后照射于样品表面产生二次电子信号取得电子像,此功能与SEM(扫描电子显微镜)相似,或用强电流离子束对表面原子进行剥离,以完成微、纳米级表面形貌加工。
9 ]& m D4 H% h6 U检测内容:
) u6 Z1 c. ^% z& B) T( p1.芯片电路修改和布局验证
# M) X$ C2 X% L3 [! W2.Cross-Section截面分析, h6 y7 ^ z- j3 P" v
3.Probing Pad
# F' h. [! ^+ G; I) I p% p% Y6 u4.定点切割8 K5 g. J; s% `$ R
图片3 f( L) ?& c5 _! Z" y* [: s U! m s
图8:FIB测试效果图
% _; W' d8 F2 @! Q( Z. n' ?样品准备及注意事项:7 K3 C& n) J t% `. q% U+ u
FIB写清样品尺寸,材质,导电性是否良好,若尺寸较大需要事先裁剪。一般样品台1-3cm左右,太大的样品放不进去,也影响定位,导电性好的样品分析较快,导电性不好的,需要辅助措施才能较好的分析。比如表面喷金,贴导电胶,切点观察的,标清切点要求。切线连线写清方案,发GDS文件。
0 ~9 e& _, g. {9 ?" ~6 N# T(七)形貌观测(SEM):1 `, a4 J) F9 J, c
含义:- A" A! t, t5 c" u" V, Y: ~
SEM可直接利用样品表面材料的物质性能进行微观成像。具有景深大,倍率高优势,放大倍率能到几十万倍,可以看到nm精度。" P- c1 ~: ~+ l! _# D
检测内容:+ b# J+ T- {+ K5 R
1.材料表面形貌分析,微区形貌观察9 C. x# \) z& x; \/ n
2.材料形状、大小、表面、断面、粒径分布分析
1 q5 o2 A6 x4 P7 x `3.薄膜样品表面形貌观察、薄膜粗糙度及膜厚分析
0 U' J; R0 v3 [+ U- {0 ~2 i$ a4.纳米尺寸量测及标示
0 V9 o& P; D$ W+ S) d1 `+ r图片 I v. V2 R2 }1 t' m, ]5 J
图9:SEM测试效果图/ v, S3 J' v, z3 R0 D& G
样品准备及注意事项:- G: J) _6 U. V& O
写清样品尺寸,材质,导电性是否良好,若尺寸较大需要事先裁剪。一般样品台1-3cm左右,太大的样品放不进去,也影响定位,导电性好的样品分析较快,导电性不好的,需要辅助喷金或导电胶分析。
; `& j# {* `) [/ e( y7 B3 [) h% @(八)成分分析(EDX):4 q {5 f g& V
含义:6 ^9 r D7 v/ \
EDX是借助于分析试样发出的元素特征X含义:射线波长和强度实现的,根据不同元素特征X射线波长的不同来测定试样所含的元素。通过对比不同元素谱线的强度可以测定试样中元素的含量。通常EDX结合电子显微镜(SEM)使用,可以对样品进行微区成分分析。) c8 h/ A. t$ x' B& [
检测内容:" u9 r) S# Y) [
1.微区成分定性分析
! B+ u. H, Q' k2.元素成分及大概比例
& ^# L) s0 B' v m9 t图片/ ~) I O0 S0 M
图10:EDX测试效果图
, {$ k( j+ G" N# T* x. g 样品准备及注意事项:
$ E Y- y% F+ @) LEDX写清样品尺寸,材质,EDX是定性分析,能看到样品的材质和大概比例,适合金属元素分析。" X, t5 K8 _; |4 K; Z% E
(九)探针台(Probe):
4 ~- F3 p, W) z2 ~8 e: l1 Y含义:6 W% O4 t& V! _' \, H4 q
探针台主要应用于半导体行业、光电行业。针对集成电路以及封装的测试。广泛应用于复杂、高速器件的精密电气测量的研发,旨在确保质量及可靠性,并缩减研发时间和器件制造工艺的成本。
( S K, _9 _; m检测内容:3 o$ h1 S: g# C# l6 B& z
1.微小连接点信号引出
; t0 ]2 l) f3 R1 W0 }& c. y$ ^8 h V7 {2.失效分析失效确认
7 L8 C3 g$ g; j3.FIB电路修改后电学特性确认2 W& n! O$ G t; i7 w
4.晶圆可靠性验证
y U3 W4 n. I图片2 R9 d: M7 ? B
图11:SAT测试效果图 L+ }, m# O6 n1 m' B3 n0 b* l! z
样品准备及注意事项:) b2 M: t. D& @8 V' m- x1 L
写清样品测试环境要求,需要搭配什么源表,使用什么探针,一般有硬针和软针,软针较细,不易对样品造成二次损伤。硬针成本低,Probe测试有耗材费。8 u& F J1 y4 W+ F9 g" K3 |
(十)显微镜分析(OM):/ d( q9 E% H) e' k6 z% }
含义:9 Q9 T# s2 N9 X4 ~0 u n/ n! @
可用来进行器件外观及失效部位的表面形状,尺寸,结构,缺陷等观察。' V0 _: V5 ~- @0 r' W8 L
检测内容:3 G3 H' A2 r8 \( T5 X4 e) ?
1.样品外观、形貌检测( K( @1 i& B+ K% C1 E- I) ^1 [; P
2.制备样片的金相显微分析# r$ N" p( U: `
3.各种缺陷的查找
; o$ h' X/ [1 C! p1 g ~4.晶体管点焊、检查# Y, k4 M$ c! F# _: t
图片
7 B8 O" f2 X l$ O) |图12:SAT测试效果图3 y& R' R6 x4 l0 {# X' z
样品准备及注意事项:6 P7 o8 f% G: T& s' M* E6 l1 P
写清样品情况,对放大倍率要求。OM属于表面观察,看不到内部情况。
6 `& j8 r! k0 I' U- R8 x(十一)离子蚀刻(RIE):1 {. W; u" U7 ]$ v5 J
含义:RIE是干蚀刻的一种,这种蚀刻的原理是,当在平板电极之间施加10~100MHZ的高频电压(RF,radio frequency)时会产生数百微米厚的离子层(ion sheath),在其中放入试样,离子高速撞击试样而完成化学反应蚀刻,此即为RIE(Reactive Ion Etching)。+ P8 L( z: b" c# @7 S2 C
检测内容:$ [+ c" l! z, T( f9 I* S$ U1 _
1.用于对使用氟基化学的材料进行各向同性和各向异性蚀刻,其中包括碳、环氧树脂、石墨、铟、钼、氮氧化物、光阻剂、聚酰亚胺、石英、硅、氧化物、氮化物、钽、氮化钽、氮化钛、钨钛以及钨" R( J# N5 a. ]: \" u/ k* `4 @
2.器件表面图形的刻蚀
$ d8 H% Q6 [0 P& J" Q图片
6 s g1 T9 p) L" `" ^, Q. Y% n0 \图131:SAT测试效果图% e w. a+ G ]
样品准备及注意事项:
& O3 R- _7 o+ d4 H; M7 w写清样品材质,需要看到的区域。$ [( y5 i0 \7 }$ ]4 L2 {# C. N
最近的二十年我国集成电路失效分析虽然取得了很大的进步,相比于半导体起步早发展好的几个国家和地区还是有很大的提升空间,现在集成电路已经升级为一级学科,越来越多的高校设立了集成电路相关专业,政府在政策和产业布局上也给予了多重利好,相信随着更多集成电路专业人才加入,我国集成电路失效分析还会有长足的发展势头。累积到更多经验,为更多企事业单位解决技术难题。 % n1 [0 o5 h; ~& e6 H y: J6 H
注释:0 ]( v! @8 ~' x
EDX:X射线能谱(Energy Dispersive X-ray spectroscopy,EDX)作为元素分析方法之一,用于材料微区元素种类与含量分析。) t$ e& R: {& P) q8 r* F: a/ h
# _2 U, C$ ]6 j5 M% `
参考资料:
$ |: c" c$ P6 l4 ~1 l 1,北京软件产品质量检测检验中心 集成电路失效分析实验室' G# F* c7 `/ K# e( W# J
" ?* E: L; d% s# G
$ e! {- y5 Y' Q4 @ |
“来自电巢APP”
|