找回密码
 注册
关于网站域名变更的通知
查看: 80|回复: 0
打印 上一主题 下一主题

降低PCB板噪声有什么好办法?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2023-8-7 13:50 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我们在设计电路板的时候,电路原理设计的很好,甚至说很优秀,但是,在调试过程中会出现各种各样的噪声,电路板不能达到预期目的,有时更甚者,不得不重新lay板子。那么怎样才能降低电路板的噪声呢?我们来分析一下。( Y6 f: W8 ~) l; P; o7 P% m: f7 I
' x8 o6 f* H  v8 x

) N7 R/ w5 }9 l3 l! j一块性能良好的板子,我们电子工程师一眼就能看出其大致分布(前提是知道这块板子什么功能),这就是我们常说的功能模块分离原则。功能模块,就是有一些电子元器件组合起来,完成某种功能的电路集合。在实际设计中,我们需要将这些电子元件靠近,减小电子元件之间的布线长度以便增加电路模块的作用。其实这也不难理解,我们常见的开发板或者手机都是这么做,特别是手机,如果你将手机拆开后,你就会发现各个模块之间分离的很明显,并且各个模块都用法拉第电笼进行屏蔽。
& a4 W( I4 G4 @9 u1 t2 x- f- A+ r" j: Q
4 }1 }2 ]: F, l

6 q' l( y+ Y/ @
4 L5 c' W+ E& e2 [% y& G$ u; x: u6 c: V3 n
上图是一个开发板的PCB,从布局中可以看出各个接口电路分离很明确,SDRAM和DDR以及SD卡接口电路等走线不会造成相互的干扰。通过将系统的模块分区,有助于信号完整性,防止系统模块之间的高频干扰,提高系统的稳定。9 L4 {- H9 B2 y
* S1 S; l6 U. w* z: l& q

! L# q5 {* k. h8 _& I其次,还要注意当一个PCB电路板上有模拟和数字电路时,需要将二者分开,如果非要扣一个帽子,那就有寂静区。所谓的寂静区,就是将模拟电路和数字电路或者各个功能模块之间进行物理隔离的区域。这样一来,就可以防止别的模块对该模块的干扰。在上面说的手机电路板中,寂静区很明显。注意,寂静区和电路板的地是不连接的。6 v2 K3 x+ m. t0 C. V
) x" l( K! g  P2 h- @$ e8 V1 w7 h4 C

; Z9 t4 c0 d% y& e( k: y在实际电路设计中,不是每个PCB板子都是有足够的空间让我们来做寂静区,那么,在空间不允许的时候,我们该如何进行设计呢?
  F6 H; a0 y( R. [7 e6 x  v/ Z* L# D* q* c4 L3 E* t, M
: u. X8 a9 L2 n1 C, t2 d7 L0 f# a
A、使用变压器或者信号隔离元件进行设计。我们常用CMOS或者晶体三极管等元件构成的电路分离就是该意义。
' G* y) X* M4 G8 q: @; a
& w$ C  Y2 R+ x: `0 Y
( g7 T$ l5 x# x% IB、信号进入模块之前通过滤波电路。这种方法是预防[color=rgb(68, 68, 68) !important]ESD的常用方法,将它放在这里,也是考虑到这种方法能起到消除噪声(ESD,高频高压噪声)的作用。( \0 {/ T" a+ B& F1 D

: V1 t: @5 Q6 W7 O  Q' p, t
5 Z! ?4 _; [* _8 sC、使用共模电感进行信号的保护。如果不知道共模电感的作用,在原理图中我们会发现只是两个线圈,并没有什么作用。其实不然,这对于信号的稳定和噪声干扰的消除有着重要的作用。这也从另外一方面揭露出电子工程师是需要长时间的锻炼才能成长。
8 j9 g1 x1 d# ^; }% r: Y! K; \; u9 ^- @
1 Z8 j( T. S6 k+ V
与电路板设计寂静区相近的一种方法是护沟技术。这种技术是将寂静区的分割铜皮去掉,形成一个裸露电路板材料的技术。而桥的概念也由此引申出来:将各个分个区连接在一起的电源,地和信号走线称为桥。护沟技术具备抗峰值电压的冲击和经典放电保护的承受能力,在一定程度上起到了降低电路板噪声的作用。在电路板设计中,与隔离区无关的布线通过护沟时,都会产生[color=rgb(68, 68, 68) !important]RF环路电流,反而更加影响电路板的性能,这点需要注意。, `3 N% @& Z. P
8 m9 g8 S1 G6 @# _: F
/ y$ E% X4 W' q  V9 f
现在,很多模拟到数字或者数字到模拟的元件在元件内部已经将两部分的地连接到了一起,典型的就是ADC和DAC器件,这些器件进行分割,要有一个标准的参考地,如果数字信号电流无法有效的回到源头,就会引起噪声产生EMI,在原理图绘制时我们发现有AGND和DGND的管脚,就是一个性能优越的器件,会减小我们的设计难度。  L+ I9 o  H' f
7 Y9 O0 V. \; L4 e
1 q( M$ D) q' W# C- u9 p' ~; k
总的来说,将电路按照模块进行分区,分区之间设置明显的寂静区都是为了把电源和地对信号的影响减低到最小,使电路板的噪声降低到最低。2 H# I) d" o; N2 Z9 y0 p" V9 ~

  _0 J. Z, q9 @% z. |: H
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-17 20:52 , Processed in 0.109375 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表