找回密码
 注册
关于网站域名变更的通知
查看: 4281|回复: 4
打印 上一主题 下一主题

[Ansys仿真] HFSS中TDR阻抗选项中,rise time 应该设置成多少啊?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-4-24 13:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 peijing 于 2012-4-24 14:28 编辑
$ f2 K( i+ [! h& M! R4 O% L- D4 ]  d9 N" q' e% a5 X5 [
仿真差分线时,HFSS中TDR阻抗选项中,rise time 应该设置成多少啊?发现这个值对阻抗影响很大啊。
: u! z7 P6 u# t) Q! r2 l& z( E) B0 Z

该用户从未签到

2#
发表于 2012-4-24 14:48 | 只看该作者
小于1/2Fmax的时候特性阻抗几乎就不会变了,一般至少设为1/2Fmax,能考虑到大部分扫频的频带

该用户从未签到

3#
 楼主| 发表于 2012-4-24 16:08 | 只看该作者
yuxuan51 发表于 2012-4-24 14:48 ) I0 }2 Y' W# q
小于1/2Fmax的时候特性阻抗几乎就不会变了,一般至少设为1/2Fmax,能考虑到大部分扫频的频带

  C5 U, V- j' g6 q" ~2 h! y) O9 h" P% b) {% H9 m* Z% E5 l9 ^  `
谢谢版主
7 U1 p: G$ M' A' M" k! j请问版主知道USB3.0差分信号的上升时间是多少吗?还有扫描频带应该是多宽啊?

该用户从未签到

4#
发表于 2012-4-24 17:36 | 只看该作者
看USB3.0的发射机规范,里面会有详细的说明,厂家的芯片都是按照这个标准做的

该用户从未签到

5#
 楼主| 发表于 2012-4-24 18:13 | 只看该作者
yuxuan51 发表于 2012-4-24 17:36
( X' c: @+ s3 y4 v, C看USB3.0的发射机规范,里面会有详细的说明,厂家的芯片都是按照这个标准做的
8 z0 s  t; B# B' s- W% l
好的 那我查查
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-23 23:01 , Processed in 0.125000 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表