|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 nick1227tw 于 2012-4-24 11:08 编辑 " u7 Z1 {/ \! Q
; F ?8 w, {0 Z$ q
Dears* m; l% N( a; I9 }' |2 `
有些概念困扰了我 想请教各位!
6 v6 B. q9 i" O4 p9 Z7 t! K============================1 [2 z8 U$ K* E3 J) p5 w. ~
A. 为甚么 Power plane 可以把它视为ground plane ,
9 T* P, l% S) W1 b ============================
* T& [/ _) d( L2 E 2. 假设高速讯号走再第二层面, $ i0 b6 `# u1 v, `' ?
叠构如下- j; i. j8 T/ |! o, B( Z; ?$ ]2 i
B. Current return path 一定会在ground plane 层面吗 ?
+ N+ X% t9 Z' Q4 F C.还是有机会跑在power plane 层面吗 ?
0 W6 Y6 Y6 A! g9 g ex: 四层叠构如下; H0 n" |% `4 d* y9 r2 P, E5 B+ m
1 : ground
( f/ D! H: J- ` 2 : signal
* l- z. ?% L/ T* W9 J1 g! ^8 q 3 : Power Plane! W2 F' i" G2 Z+ S# v
4 : signal
, k) b! q. Q. c/ q0 L9 M============================
" x# d# w I3 f4 p5 P 3. 当高速讯号走在一个特定平面上 , / @" n, q/ V1 B" ?! Y8 S
D. 为甚么Current retrun path 一定在它下方/上方 ? ( k6 n& v2 M% b; `: F, W) h
我目前知道他一定满足走最短路径与最小的inductance
8 M1 ]0 |. y3 I' o5 z E. 为什么它下方/上方一定是最小的inductance? |
|