|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 nick1227tw 于 2012-4-24 11:08 编辑
j3 l- A+ x2 Y- B8 J2 f
1 x S5 z5 N. O3 s: r, o# YDears
2 m" c% {; N$ }. @: ~* [% }有些概念困扰了我 想请教各位!
4 b7 `$ X/ `3 M4 n" Q============================
, C# B# I7 V4 W- Z! n" G/ n A. 为甚么 Power plane 可以把它视为ground plane , & n8 V# i3 N/ o, A; R8 j* j- d Q
============================
) h% @+ e8 |, f 2. 假设高速讯号走再第二层面, 2 H- _9 j+ V6 k! x) \; C
叠构如下; Z1 z1 q, @, L; v: m& Q
B. Current return path 一定会在ground plane 层面吗 ? , F+ o/ C# E( j& p
C.还是有机会跑在power plane 层面吗 ?
' J3 s! P; U7 M2 [0 a- \" | ex: 四层叠构如下
1 {7 E- a4 l* P* Q 1 : ground( E2 z! g: @& R& f8 u2 V
2 : signal. ?2 W, ]: q) D4 v( N) S, @' S
3 : Power Plane7 _& E$ Q! o! {
4 : signal# y5 B9 a( j% F+ k1 R9 U+ z9 c
============================7 r2 P5 j0 N8 I% b
3. 当高速讯号走在一个特定平面上 ,
+ F- V9 c# ~* E* c( g) j D. 为甚么Current retrun path 一定在它下方/上方 ? 1 r, a+ W3 J/ F
我目前知道他一定满足走最短路径与最小的inductance9 q5 x2 g% ]$ m# i1 h% d' x
E. 为什么它下方/上方一定是最小的inductance? |
|