找回密码
 注册
关于网站域名变更的通知
查看: 48|回复: 0
打印 上一主题 下一主题

高速PCB设计中的必不可少的规则

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2023-5-23 11:24 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

# w# ]0 m, H9 i/ B# ]9 J
; n2 L  k* |0 h, I5 P5 H
4 u+ ^# |" B  ?- l1 D6 @
规则二
高速信号的走线闭环规则由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。) `: k/ ]' _  t( r8 u  k! r5 m$ J) k6 N- d8 f6 [  `" h( {  v
6 V) g8 W& x! z$ @# C8 @5 ^! Y9 `
/ D7 N# S$ c' ~) ^1 ]5 ~0 a! n9 m/ V
) w+ K% P. q, ^$ R8 \$ f3 `9 b! r  ?* A: W, m2 }5 }8 e9 N  o
' M* _* H, c# F, L4 S! S# t
: Q7 {* H7 ~3 M% R$ f

( [9 L: }: ], G( {- C规则三高速信号的走线开环规则+ F0 `+ f1 p6 Y+ _+ p$ L- Q6 S) P8 @0 ^
规则二提到高速信号的闭环会造成EMI辐射,然而开环同样会造成EMI辐射。时钟信号等高速信号网络,在多层的PCB走线的时候一旦产生了开环的结果,将产生线形天线,增加EMI的辐射强度。
+ V; \" h5 W- G" U' |5 \  O& Z' y  c+ W3 d! s# @  r
  ?% r4 {1 l; t# m& ?* y% ?3 a2 e( w& A3 I
! z5 r; B) l8 k; E' o

. N% J) x# W2 Y3 T
3 M# ~5 I$ H, T" g% |, n
2 H- a# ]$ S* P+ o
- p4 R. x% `  h1 b2 Q- `0 B$ S4 E: p5 b
规则四高速信号的特性阻抗连续规则高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。% P! W; F# E! F3 T* J$ m
# _+ I3 ~# i7 m" `+ ^: C8 D
* b/ v* ?3 Z' v& N5 s; c) @5 u% g, N/ S* F- C$ P- H4 ?3 Q( |3 [6 X
, S) |4 H* ~# X4 I3 b& ^7 d" t& h9 A9 H6 z7 v5 [9 E: Z
规则五高速PCB设计的布线方向规则相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射。简而言之,相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。
& r* I& Y/ ?. c9 i4 j7 Z
* a& W2 a# w9 M" V规则六高速PCB设计中的拓扑结构规则在高速PCB设计中,线路板特性阻抗的控制和多负载情况下的拓扑结构的设计,直接决定着产品的成功还是失败。图示为菊花链式拓扑结构,一般用于几Mhz的情况下为益。高速PCB设计中建议使用后端的星形对称结构。  K) l4 ?4 z/ f" A4 v! m
* j8 K  r2 w5 N/ {7 S5 {0 m# y; n8 B$ B# q  `; M2 F( c
1 P5 f8 v$ ]$ E& ^- }$ ~# R: R0 m* F7 `2 q" g. X

+ `  H. b# J9 ?: b$ U; Q/ Q+ D* n' x

5 k, o3 N7 f; \2 b+ i; k; \- s, a8 G. c! j
! s( [! U% c; h) x$ y3 D5 e2 S5 G( t
3 h: ?3 z) l- P) O6 y, \
5 e; P- H$ L$ y/ P) N! d规则七走线长度的谐振规则检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

' ~! ?7 O8 @. s  p# J' @- H

1 d& q% \6 q) F: l

: _1 q7 Q. b" b- r3 y规则八回流路径规所有的高速信号必须有良好的回流路径。尽可能地保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。5 D& ]$ T& U+ @$ }7 {6 m! l  b

" J, \, Q+ e  v3 @( f
, X9 m, q# Q9 v1 L2 W! U& e: H. O9 }3 y4 M

# P5 T( \* I# b; e5 f% d* O规则九器件的退耦电容摆放规则退耦电容的摆放的位置非常的重要。摆放不合理根本起不到退耦的效果。其原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

  o7 a. W" b& J, S: {
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-18 06:54 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表