|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择cadence的设计平台和工具。但是,由于没有protel数据到Cadence数据直接转换工具,长期以来如何将现有的基于Protel平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。/ t+ r& ?; n4 n, b8 `
在长期实际的基础上,结合现有工具的特点,提供一种将Protel原理图、PCB转化到Cadence平台上的方法。
, Y: k* [4 Q, _2 r5 x: I0 a; K- t5 s) c1 A
1. 使用的工具5 J: E* G2 t/ m. ~
a) Protel DXP SP2
Q3 \2 m! q+ }, [7 sb) Cadence Design Systems, Inc. Capture CIS0 G0 t* f1 I8 \( B2 L! c3 H, h
c) Cadence Design Systems, Inc. orcad Layout, M( c' i0 c/ r) ^5 Y# i5 Z' ]$ e- D
d) Cadence Design Systems, Inc. Layout2allegro% Q8 S. r# w) `2 f! r
e) Cadence Design Systems, Inc. Allegro- A- r" `% f9 n; G7 F4 z
f) Cadence Design Systems, Inc. Specctra; }7 K8 u- F$ x8 T- f& I5 x7 c
) q6 b# j7 s6 h2 [" g2. Protel 原理图到Cadence Design Systems, Inc. Capture CIS
x# E4 A& R8 Y( m! F2 T( R$ }4 a在Protel原理图的转化上我们可以利用Protel DXP SP2的新功能来实现。通过这一功能我们可以直接将Protel的原理图转化到Capture CIS中。
- I4 ~% E6 U2 e# e7 v' @这里,我们仅提出几点通过实践总结出来的注意事项。. R' s, G$ z3 |+ T
* R3 G! d- b0 U3 I1) Protel DXP在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。在添加封装信息时要注意保持与Protel PCB设计中的封装一致性,以及Cadence在封装命名上的限制。例如一个电阻,在Protel中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在Protel中为DB9RA/F,将会被改为DB9RAF。因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。
5 I* F1 |% q/ D+ }; i7 n5 _' Y/ N5 b8 [& C7 l d( B- }
2) 一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在Capture中使用库编辑的方法添加上来。通常易丢失管脚号的器件时电阻电容等离散器件。% S7 N# L: r6 z7 I
+ b' ]% T0 {+ T D2 {
3) 在层次化设计中,模块之间连接的总线需要在Capture中命名。即使在Protel中已经在父设计中对这样的总线命名了,还是要在Capture中重新来过,以确保连接。" F/ b# D% G+ A7 _, W
3 D7 @6 e. U4 U0 ~4) 对于一个封装中有多个部分的器件,要注意修改其位号。例如一个74ls00,在protel中使用其中的两个门,位号为U8A,U8B。这样的信息在转化中会丢失,需要重新添加。
f+ W% L' S( J0 W基本上注意到上述几点,借助Protel DXP,我们就可以将Protel的原理图转化到Capture中。进一步推广,这也为现有的Protel原理图符号库转化到Capture提供了一个途径。
7 R5 H2 u) V$ ~+ N2 [" G) A& w
/ s) A1 A% k- m v+ v8 O3. Protel 封装库的转化
6 L7 Z$ m, z& T6 _" v2 R" u长期使用Protel作PCB设计,我们总会积累一个庞大的经过实践检验的Protel封装库,当设计平台转换时,如何保留这个封装库总是令人头痛。这里,我们将使用Orcad Layout,和免费的Cadence工具Layout2allegro来完成这项工作。
* Q% o& M5 ]. q3 Q1 o3 z7 l6 N8 K1 C5 Q5 @" Z, ?
1) 在Protel中将PCB封装放置到一张空的PCB中,并将这个PCB文件用Protel PCB 2.8 ASCII的格式输出出来;
$ L- O5 r5 I3 U- [2) 使用Orcad Layout导入这个Protel PCB 2.8 ASCII文件;
- p2 H: u7 h( w, t- h5 {+ U( B6 w$ n1 b3) 使用Layout2allegro将生成的Layout MAX文件转化为Allegro的BRD文件;; j8 x0 i4 w/ ], |
4) 接下来,我们使用Allegro的Export功能将封装库,焊盘库输出出来,就完成了Protel封装库到Allegro转化。/ u6 F7 F& ` f L7 h3 V
0 r. ~% I) Y# S/ P/ z4. Protel PCB到Allegro的转化7 Q6 Q+ f, d& L$ R' E9 f* X
有了前面两步的基础,我们就可以进行Protel PCB到Allegro的转化了。这个转化过程更确切的说是一个设计重现过程,我们将在Allegro中重现Protel PCB的布局和布线。
1 R1 p/ o6 s3 b; O) @$ t
$ Z0 k. g$ i! D# A. J1) 将第二步Capture生成的Allegro格式的网表传递到Allegro BRD中,作为我们重现工作的起点;- ?" {$ [9 h2 a. Y
2) 首先,我们要重现器件布局。在Protel中输出Place & Pick文件,这个文件中包含了完整的器件位置,旋转角度和放置层的信息。我们通过简单的手工修改,就可以将它转化为Allegro的Placement文件。在Allegro中导入这个Placement文件,我们就可以得到布局了。/ u( b+ J% C- e0 S: k2 y ^6 Z
3) 布线信息的恢复,要使用Specctra作为桥梁。首先,从Protel中输出包含布线信息的Specctra DSN文件。对于这个DSN文件我们要注意以下2点:
& O1 U$ T9 v1 {1 y7 _4) Protel中的层命名与Allegro中有所区别,要注意使用文本编辑器作适当的修改,例如Protel中顶层底层分别为Toplayer和Bottomlayer,而在Allegro中这两层曾称为TOP和BOTTOM;( R& a/ o6 ^5 h- m3 K% c
5) 注意在Specctra中查看过孔的定义,并添加到Allegro的规则中。在allegro中定义过孔从Specctra中输出布线信息,可以使用session, wires, 和route文件,建议使用route文件,然后将布线信息导入到我们以及重现布局的Allegro PCB中,就完成了我们从Protel PCB到Allegro BRD的转化工作。
# Q) g; o! ?' z* V' O8 K( IProtel到Allegro转化的方法3 v: ]1 q2 Q3 M- O$ V7 B& ?
% h0 s. v1 u/ C$ I m" @当今IT产业的发展日新月异,对硬件设备的要求也越来越高,硬件设计师们面临如何设计高速高密度PCB的难题。常言道,工欲善其事,必先利其器,这也是越来越多的设计师放弃低端的PCB设计工具,进而选择Cadence等公司提供的高性能PCB EDA软件的原因。 6 ^4 q) r6 z: R, \
但是这种变革必然会带来这样或那样的问题。由于接触和使用较早等原因,国内的Protel用户为数众多,他们在选择Cadence高速PCB解决方案的同时,都面临着如何将手头的Protel设计移植到Cadence PCB设计软件中的问题。/ R$ }, A' ^' J2 _+ Z8 P: ?
在这个过程当中碰到的问题大致可分为两种:一是设计不很复杂,设计师只想借助Cadence CCT的强大自动布线功能完成布线工作;二是设计复杂,设计师需要借助信噪分析工具来对设计进行信噪仿真,设置线网的布线拓扑结构等工作。2 q& c! a w0 ?1 }7 |
对于第一种情况,要做的转化工作比较简单,可以使用Protel或Cadence提供的Protel到CCT的转换工具来完成这一工作。对于第二种情况,要做的工作相对复杂一些,下面将这种转化的方法作一简单的介绍。# ^ \: X- A4 B+ [: b
Cadence信噪分析工具的分析对象是Cadence Allegro的brd文件,而Allegro可以读入合乎其要求的第三方网表,Protel输出的Telexis格式的网表满足Allegro对第三方网表的要求,这样就可以将Protel文件注入Allegro。8 |! C8 c# [: q' Q
这里有两点请读者注意。首先,Allegro第三方网表在$PACKAGE段不允许有“.”;其次,在Protel中,我们用BasName[0:N]的形式表示总线,用BasName[x]表示总线中的一根信号,Allegro第三方网表中总线中的一根信号的表示形式为Bas NameX,读者可以通过直接修改Protel输出的Telexis网表的方法解决这些问题。7 @7 X( m, h C4 k2 I- g% _/ v
Allegro在注入第三方网表时还需要每种类型器件的设备描述文件Device.txt文件,它的格式如下:3 x3 w: M4 Y+ f5 m0 P
Package: package type6 r D+ t: ~' Y. ^9 I
Class: classtype
4 [5 M2 U" M5 H1 _: SPincount: total pinnumber, H; {+ P. ^2 [+ X7 c% R& [6 i
Pinused: ...
8 t# H! P" [3 W3 _( ^+ U 其中常用的是PACKAGE,CLASS,PINCOUNT这几项。PACKAGE描述了器件的封装,但Allegro在注入网表时会用网表中的PACKAGE项而忽略设备描述文件中的这一项。CLASS确定器件的类型,以便信噪分折,Cadence将器件分为IC,IO,DISCRETE三类。PINCOUNT说明器件的管脚数目。对于大多数器件,Device.txt文件中包含有这三项就足够了。
9 |' C+ l, g! {1 x& ^ t 有了第三方网表和设备描述文件,我们就可以将Protel中原理图设计以网表的形式代入到Cadence PCB设计软件中,接下来,设计师就可以借助Cadence PCB软件在高速高密度PCB设计方面的强大功能完成自己的设计。: V. G' `9 G1 o1 H" b& K& |) X
如果已经在Protel作了PCB布局的工作,Allegro的script功能可以将Protel中的布局在Allegro中重现出来。在Protel中,设计师可以输出一个Place & Pick文件,这个文件中包含了每个器件的位置、旋转角度和放在PCB顶层还是底层等信息,可以通过这个文件很方便的生成一个Allegro的script文件,在Allegro中执行这个script就能够重现Protel中的布局了,下面给出了完成Place & Pick文件到Allegro Script文件转化的C++代码,笔者使用这段代码,仅用了数分钟就将一个用户有800多个器件的PCB板布局在Allegro重现出来。
3 R: F9 ^! D/ X. u- D# `! \4 TFILE *fp1, *fp2;0 U- y) k8 L% k3 ?. [
::AfxMessageBox("hello");
4 F' ~8 R; l0 j) y% A' `fp1=fopen("pick.txt", "rt");, U, ^" [8 P! a4 w" r6 F
if (fp1==NULL) ::AfxMessageBox("Can not open the file!!!");* n# o9 G& S0 e$ K$ @
fp2=fopen("place.txt","wt");
& s1 D7 R! f% Nif (fp2==NULL) ::AfxMessageBox("Can not create the file!!!");% f; o* S1 R6 L& D
char refdes[5], Pattern[5];
) ]1 W% h+ f+ u+ O o% Jfloat midx,midy,refx,refy,padx,pady,rotation;
8 k% _3 r7 {; H3 i6 F7 L! w9 t" Mchar tb[1];
. a5 ^- C: w( Pchar tmp='"';
- @( g/ Y# b% w, u/ q; y& ^2 wfprintf(fp2,"%s\n", "# Allegro script");
/ f- i2 O2 Y* Nfprintf(fp2,"%s\n", "version 13.6");3 }% Q! m8 R O: [9 N- X/ W
fprintf(fp2,"%s\n", "place refdes");+ `0 B. v6 M5 g) B, v
while (!feof(fp1)) {
; y. d: o3 P7 Sfscanf(fp1,"%s", refdes);6 n V2 f1 d; _) c
fscanf(fp1,"%s", Pattern);: ~6 Q: e6 I% f$ S6 a- b
fscanf(fp1,"%f", &midx);9 `7 _$ K) a# b
fscanf(fp1,"%f", &midy);
- V: d* ]; W7 `, c- @* }- z$ Cfscanf(fp1,"%f", &refx);$ ]0 c+ ?3 Y5 X
fscanf(fp1,"%f", &refy);
# Z( n# p, Z0 O+ p1 w7 Pfscanf(fp1,"%f", &padx);, T) s# ~3 s7 r3 R
fscanf(fp1,"%f", &pady);% Y* c, P! A% K$ P. ]
fscanf(fp1,"%s", tb);
2 t% R; T, b6 }' Lfscanf(fp1,"%f", &rotation);6 Z, M U2 i' d
fprintf(fp2, "fillin %c%s%c \n",tmp,refdes,tmp);/ ], u9 u1 `. i8 Z8 }
if (rotation!=0) {
0 |: J" B) i! T W/ d# Ufprintf(fp2, "rotate\n");
( G% H* Z3 m$ b- o" T/ {fprintf(fp2, "iangle %f\n", rotation);
" j9 c9 x" Z' i4 B};8 D; I8 _; v) Y& _
char yy=tb[0];3 i1 {# v, `) g( v
if (yy!='T') fprintf(fp2, "pop mirror\n");
. L4 M" N. y) Y$ _6 Y. p+ U B: Jfprintf(fp2, "pick %f %f \n", padx,pady);
. `9 H5 _$ a$ u3 ]' _fprintf(fp2, "next \n");
4 [# f |4 f" ?- ]- R7 S' k};5 @- w! o' F. m1 H$ s& X% W( n
fprintf(fp2, "done");; M: O) Y& a, }& N. Z
fclose(fp1);
5 l$ d* M6 L2 g8 M- {+ }; zfclose(fp2);
! T# T$ Q4 D8 H6 V" {希望能对读者的设计工作有所帮助。 |
|