找回密码
 注册
关于网站域名变更的通知
查看: 244|回复: 3
打印 上一主题 下一主题

5702开发板用户手册

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-12-6 11:21 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 Heaven_1 于 2022-12-6 13:55 编辑 : Y; ^5 e, f) T

; d* D+ ]% X) L$ p' T+ ~8 M  W一、 底板简介
2 w9 j/ T' e! j9 V! u1.1 产品简介/ O( P1 R/ b7 ^) g* \
这款 MP5702 底板能够方便用户对底板进行二次开发利用。底板上扩展了一些外围接口, 其中包含 4 路光纤接口、1 路千兆以太网接口、1 路 USB 转 UART 接口,8 路 SMA 接口、1 路 JTAG 接口、2 个 40 针扩展接口和一些按键、LED。
整个底板系统的结构示意图如下图所示:

* C" s1 a" g, n+ J$ g+ p
) T3 x# \0 j) J8 q! t7 C) c; n
通过以上示意图,我们可以看到,我们这个底板平台所能含有的接口和功能。
这款底板的4个板对板连接器扩展出了244个IO,同时底板也扩展出了16对高速收发器
GXB接口。对于需要大量IO的用户,是个不错的选择。对于二次开发来说,非常适合。
. e4 Y, _% F. o6 S2 U* c: {$ C
1.2 产品规格
# Q/ c# H8 M: G2 C
MP5700底板规格
SFP
4个
千兆以太网
1个
40 针扩展接口
2个
USB UART
1个
JTAG
1个
用户RESET
低电平复位
IO数量
244个
GTX接口数量
TX/RX各16对
SMA
8个
按键
4个
LED
8个
与底板扣接高度
3mm
工作温度
-40°C~+85°C
6 u  ~. i9 I& u( s0 z
) l5 ^3 V) m8 n8 k) M' L* D4 a

$ w( r9 S0 O5 j- c: F2 P( O/ B( `* W; ]  k( A
1.3 产品外观
- d4 B- J" @6 A; w . B# z! I3 o/ W1 _$ x* S! e

- k4 O3 a/ i  x# F, @- C9 X
MP5702 核心板正面照片
1.4 产品结构尺寸图
底板结构尺寸图:188(mm)x122(mm), PCB:8 层。

MP5700 底板尺寸图

' D2 N. q0 `1 K9 F' y' _0 r7 w  Q! K
二、 MP5702 底板使用手册详细介绍
2.1 SFP 接口
板上共 4 个光模块的发送和接收与 J4 相连,实现 4 路高速的光纤通信接口。每路的光纤
数据通信接收和发送的速度高达 10 Gbps。用户可以将 SFP 光模块插入到这 4 个光纤接口中进行光纤数据通信。4 路光纤接口与 J4 连接器相连接。J4 连接器与 MP5652 等核心板的
GXB 相连接,每路 TX 发送和 RX 接收数据速率高达 10 Gbps。
光纤模块引脚配置

; i- M; t. J1 |; N
3 e+ }" s! P. ^" q. m- S0 M5 C% l0 w
2.2 GXB 时钟
底板上为 GXB 收发器提供了 200MHz 的参考时钟。参考时钟连接到 J4。该时钟源的原
理图如下图所示。

' v, D, w! L5 Y, s3 T7 F* P2 t; G6 C5 b6 {: T0 k0 x) s, B
GTX 时钟源 FPGA 引脚配置

" c% M6 X7 a1 p0 m
8 j( R" }* x6 N
2.3 JTAG 调试口
MP570 底板载了一个间距 2.54mm 10 PIN 的 JTAG 下载调试接口,方便用户调试
FPGA。JTAG 下载调试接口信号与 J1 相连。底板的 JTAG 接口如下图所示:
) Z( M  ^3 {1 Z% b' Q3 G
! j/ z. j6 F7 ^" k% o& D7 \* r1 J
JTAG 引脚配置

; K3 h2 k4 T. b1 }$ E# k6 V, Z: x4 ~! t2 l3 r* q3 }& P8 y
2.4 系统复位
通过按键 KEY1 实现全局复位,低电平复位。复位管脚接在了 J2 的 92 管脚上。

; [2 R. A4 f* f6 \- U) l9 I+ l/ g3 k% M. c
JTAG 引脚配置
4 z7 l) P5 W* }$ \; g1 T$ M, F
* K" g- u# l, s1 q+ G  X, v) H' y
2.5 LED 灯
该底板上有 8 个红色信号指示灯,与 J2 连接器上相应管脚相连,高电平灯亮。LED 灯
硬件连接的示意图如下图所示。

$ j8 b) u/ R9 @& P: l1 \8 \1 z+ |& l* K/ d' N7 m( b9 Y
LED 引脚配置

! Z) y) k  b8 ?1 _! n6 R7 j2 g8 Y
2.6 按键
该底板上有 4 个按键,与 J2 连接器上相应管脚相连,平时为高电平,按下为低电平。
按键硬件连接的示意图如下图所示。

1 B& }4 c/ o( ?! r: [; N0 ?/ s" `% h- E4 g
按键引脚配置
* ]( w# \  p( W
7 Y+ N: K4 j3 l, K3 {
2.7 SMA 接口
该底板上有 8 个 SMA 射频连接器,与 J2、J3 连接器上相应管脚相连。SMA 射频连接
器硬件连接的示意图如下图所示。c

7 o' A$ o8 a0 S1 |
# {4 q0 J: ]  ^! C( H" Q% h
SMA 引脚配置
7 G' [2 C$ s7 j$ B2 X- q
" W" f+ M9 }- e0 k3 y
2.8 USB 转串口
该底板上配备了一个UART 转USB 接口,用于系统调试。与J2连接器上相应管脚相连。转换芯
片采用Silicon Labs CP2102GM 的USB-UART 芯片, USB 接口采用MINI USB 接口,可以用
一根USB 线将它连接到上PC 的USB 口进行核心板的单独供电和串口数据通信 。
USB UART 电路设计的示意图如下图所示:
/ J- ]* Q% A; B! \

8 T$ {, T, y& J% G7 O
UART 转 USB 接口配置
1 ]/ r8 [* O, \% ?

( n3 M2 J2 C9 ^" D
2.9 40 针扩展口
底板预留了 2 个 2.54mm 标准间距的 40 针的扩展口 J11、J12,用于连接本公司设计的各
个模块或者用户自己设计的模块功能电路,每个扩展口有 40 个信号,其中, 3.3V 电源 1 路,
1.8V 电源 1 路,GND 2 路,IO 口 36 路。扩展口的 IO 连接的 J3 上。按键硬件连接的示意
图如下图所示。

; A% ], Q  _+ C9 g. |. J& V7 R* h. z, U% f  n- B
40 针扩展口引脚配置

' ~& B4 j! u, z" G  r1 a+ k4 V
; |8 E6 e  L; \$ ?! Z6 K4 r, } $ f& \/ K- _1 \( e
2 k3 B  e( y6 [% K6 l
8 I, D8 P+ U! @4 k/ n& Z, \' u
* L( C/ V3 a. ^
! f  s4 A# ^7 P& w" @, H
# F# G% s( @: x" K
2.10 千兆以太网
该底板上具有 1 路千兆以太网口,用户进行千兆网络通信开发,收发总线与对应时钟严
格等长。采用的 PHY 型号为 88E1512-XX-NNP2I000。千兆以太网的 IO 连接到 J1 上。以
太网硬件连接的示意图如下图所示。
8 `7 d3 d: M3 `4 U! c1 j
! p) n+ h& _, O) r! a
千兆以太网接口配置
! ]: R0 X+ \6 t3 z8 d
+ u% y3 m6 T3 E% {6 Z% K
2.11 底板电源
底板集成电源管理,+5—+12V 电源输入通过 TI 电源芯片 TPS54620 产生 3.3V、
1.8V、1.0V 的电源,为底板芯片提供稳定的电源。电源硬件连接的示意图如下图所示。
2 H4 `+ R! K+ _0 P, r& @

- V7 ~0 L1 [5 w/ y; v. m& `3 x, @
6 R7 H3 b1 D( h" D; i4 D4 u0 @
$ J1 h6 S) K. H 0 L4 I* _% W8 X) p, v: [

0 Y9 a2 x1 o0 }
0 I* S# U7 v1 x  P# e/ J8 Y7 D- s* x5 k; s/ T4 W
2.12 USB 2.0 接口
该底板上具有 1 路 USB 2.0 接口,用户进行 USB 通信开发。采用的接口芯片为
USB3320C-EZK-TR。USB 的 IO 连接到 J1 上。选用的千兆以太网的 RJ45 连接器上集成了USB 接口,型号为 0821-1X1T-43-F,所以千兆以太网和 USB 共用同一个连接器。USB 硬
件连接的示意图如下图所示。

6 C6 T' M  q9 i5 s* E
4 X4 y( M9 e; r. L; E( k 6 Q* w9 ?3 ], n5 N0 b" a% K3 ^
1 [8 n) j1 e; d& C3 _3 s
USB接口配置
- v5 O( O- ~/ L9 A, [2 l% A

+ ~* ~/ ~- J: ^" `
2.13 底板时钟
该底板上提供了一个差分的 FPGA 时钟源,晶振频率可以根据需求选择焊接,晶振输出
连接到 FPGA BANK3D 的全局时钟,这个全局时钟可以用来驱动 FPGA 内的用户逻辑等电
路。该时钟源的原理图如下图所示。

  f. @+ G- x; Y: \" L$ A9 |
5 l6 |3 h4 {  X
晶振接口配置
2 Q  J! q6 T4 o9 w, q2 y
6 ^8 [3 n9 i: L6 B2 b" R
2.14 连接器管脚定义
底板一共扩展出 4 个高速扩展口,使用 4 个 120 Pin 的板间连接器(
J1~J4)和核心板
连接,连接器使用松下的 AXK6A2337YG。共引出 244 个 IO、16 组 GXB 的接收和发送、供
电输入与电源、JTAG、其余为 GND 管脚。
对于有疑问的用户可以联系客服接入技术支持。+W了解:M*D*Y*f*p*g*a*0*0*3

% f, l( g! d/ S+ x/ O$ I' @5 y

该用户从未签到

2#
发表于 2022-12-6 13:58 | 只看该作者
开发板功能很强大,能申请一个开发板试用试用

点评

可以加MDYfpga003微信了解一下哦  详情 回复 发表于 2022-12-15 17:13

该用户从未签到

3#
发表于 2022-12-6 14:26 | 只看该作者
网口需要多一点,现在很多通信用的都是网口

该用户从未签到

4#
 楼主| 发表于 2022-12-15 17:13 | 只看该作者
yjtj30xe 发表于 2022-12-6 13:58
: y  R$ j- \/ ]开发板功能很强大,能申请一个开发板试用试用

: J. b6 Z+ y8 j6 U8 r可以加MDYfpga003微信了解一下哦
8 w, J& ?. I5 V6 S' [
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-21 21:29 , Processed in 0.140625 second(s), 30 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表